실험 2. CMOS 회로의 전기적 특성
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

목차

< 목 적 >

< 질문사항 >

본문내용

+ = Vin positive going input change = 2.9 V
*음방향 입력 변화
VT- = Vin negative going input change = 2.1 V
히스테리시스는 두 임계값의 차이로 약 0.8V를 가진다.
(a)입출력 전달 특성 (b)논리기호
(a) 잡음이 있고 천천히 변하는 입력
(b) 정상적인 인버터에 의해 만들어진 출력
(c) 0.8V의 히스테리시스를 가진
인버터에 의해 만들어진 출력
noise의 영향을 덜 받는 이유
정상적인 인버터는 잡음이 있는 입력 전압이 스위칭 임계치를 지날 때마다 많은 출력변화를 가져오며 결과적으로 그림 (b)와 같은 응답을 한다. 그러나Schmitt-trigger inverter는 히스테리시스가 잡음의 크기보다 크기 때문에 잡음에 응답하지 않는다.
(5) 실험 자료실에 올려진 74HC04N, SN74HC14의 데이터시트를 출력하여 예비보고서에 포함시키고 실험에서 참고자료로 사용하시오.
74HC04N
Pin configuration.
Logic symbol.
Functional diagram.
SN74HC14
Pin configuration.
Logic symbol
Function Table
  • 가격2,300
  • 페이지수4페이지
  • 등록일2012.03.11
  • 저작시기2010.12
  • 파일형식한글(hwp)
  • 자료번호#732802
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니