• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,257건

논리회로때 배운 카운터를 이용하여 커피자판기를 설계하였다 안에 내용은 맥스플러스용 파일뿐 설명파일은 없다 하지만 맥스플러스가 있다면 누구나 이해하기 쉽도록 설계되어있다 맥스플러스 프로그램 필요 
  • 페이지 5페이지
  • 가격 1,500원
  • 등록일 2004.11.15
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
1. 기본 논리 회로의 정의 0과 1로 된 두 개의 값으로만 표현, 연산하고 2진법으로 동작함. 논리 회로란 AND게이트, OR게이트, NOT게이트의 세 가지 기본 논리 게이트를 조합하여 구성한 논리 회로로, 입력, 논리게이트 , 출력으로 구성되며,
  • 페이지 19페이지
  • 가격 1,700원
  • 등록일 2020.11.09
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
스피커는 눌러주는 스위치에 따라 다른 소리를 내게 됩니다. 결과 간단한 회로 구성을 통해 도, 레, 미, 파, 솔, 라, 시, 도와 반음 구현이 가능한 피아노를 구현해 보는 회로를 심층분석하여 multisim을 이용한 simulation을 하여 보았습니다. 
  • 페이지 9페이지
  • 가격 6,300원
  • 등록일 2016.03.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
링크(1000원), 11=생과일쥬스(1500원) //state 설정 reg [4:0] state; //현재상태 reg [4:0] next_state; //입력받은 다음상태 ---------------타이밍밴치간략설명---------- module Simulation_Vending_Machine; reg Clk, reset, choice; //클락, 반환버튼, 음료선택 활성화 reg [1:0]I
  • 페이지 25페이지
  • 가격 3,000원
  • 등록일 2014.06.21
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로를 설계하여라. 2-level AND-OR(NAND-NAND) logic 회로도 (4) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계하여라. = + + + = = + + + = ( + ) + (+) = () + 다단계 조합 논리 회로도 (5) 4-비트 가산기 회로를 위의 전가산기 회로를
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로의 셋 S와 리셋 R에 5V, 0V를 걸고 출력 Q와 를 각각 측정하라. -플립플로 회로의 셋 S와 리셋 R에 5V, 5V를 걸고 출력 Q와 를 각각 측정하라. 측정결과를 바탕으로 오른쪽 논리표를 완성하라. 리셋 R 셋 S 출력 Q 출력 0V 0V 4.45V 4.45V 0V 5V 4.45V 0.17V 5
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2010.12.17
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로도의 논리도를 완성하시오. 6. 필요한 결과 표 11-1 Y 1 0 0 0 0 0 0 0 1 0 1 0 0 0 1 0 1 1 0 0 0 1 0 0 1 1 1 0 0 1 1 0 1 표 11-2 Y 0 0 0 1 1 0 1 1 0 0 0 1 1 0 1 1 표 11-3 입 력 X 선 택 선 출 력 A B 0 0 0 1 0 0 0 0 1 1 0 1 0 1 0 1 1 0 0 1 1 1 1 1 표 11-4 선 택 선 출 력 A1 A2 Y0 Y1 Y2 Y
  • 페이지 10페이지
  • 가격 1,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로의 합 또는 차의 출력은 FPGA의 LED로 출력핀을 설정하여 FPGA의 LED로 출력을 확인한다. 그림 8-6의 Select 단자는 add 또는 subtract를 선택하는 단자임에 유의하시오. 표 8-6E와 표 8-7E의 2진수를 더하고 빼면서, 동시에 10진수로 바꾸어 결과를 확인
  • 페이지 10페이지
  • 가격 1,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로. ■ 입력 단자 수가 n 개이라면 출력 단자 수는 2n개. (n × 2n 디코더) ■ ROM, RAM과 같은 기억 장치에서 특정한 번지를 선택한다던가 명령 레지스터에 들어 온 명령을 해독하는 데 사용. 실험목적 [1] 디코더(Decoder) [2] 인코더(Enc
  • 페이지 12페이지
  • 가격 3,000원
  • 등록일 2006.08.03
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리 회로를 NAND 게이트만을 사용하여 실현 하라. ==>> 4장 연습문제 4.2 함수 f(X1,X2,X3)=m(1,4,7)+D(2,5)에 대하여 문제4,1을 반복하여라. 3입력 카르노 맵 으로 나타내면 다음과 같다. 4.6 함수 f(X1,X2,X3,X4,X5)=m(0,1,3,4,6,8,9,11,13,14,16,19,20,21,22,24 ,
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2004.11.23
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top