|
회로이다. 1. 기본 논리 회로의 정의
2. 기본 논리 회로의 종류및 각각의 정의
1) AND 게이트
2) OR 게이트
3) NOT 게이트
4) NAND 게이트
5) NOR 게이트
6) XOR 게이트
7) XNOR 게이트
3. 부울 대수 기본 개념
4. 부울 대수의 목적
5. 부
|
- 페이지 19페이지
- 가격 1,700원
- 등록일 2020.11.09
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
(c) Loggic 회로 (d) 진가표
논리적 부정회로
(5) NOR 회로(논리화 부정회로)
입력 A, B 중 모두 OFF 되어야 출력이 ON되고 그 중 어느 입력단자 하나라도 ON되면 출력이 OFF 되는 회로
논리식
A
B
X
0
0
1
0
1
0
1
0
0
1
1
0
(a) 유접점회로 (b) 무접점회로 (c) Loggic
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2007.04.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로를 설계하기 위해 고안된 방법이고, 간단히 모든 경우의 수를 표로 그려놓고, 해당 표를 이용하여 회로를 간략화 하는 방법이다. 진리표 또는 논리식을 보고 카르노맵을 이용하여 간략화를 한다.
2) 부울대수와 논리회로
부울대수를
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2024.04.10
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리회로 상, 정보통신정책연구원
이원석 외 1명(2010), (실용적인 IC를 익히는)논리회로 실험, 생능출판사
이순흠 외 3명(2008), 웹기반 디지털 논리회로 가상실험실의 교육효과, 한국컴퓨터교육학회
오윤정(2005), 부울대수와 논리회로 학습을 위
|
- 페이지 18페이지
- 가격 9,000원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리 회로를 간단하게 재구성 할 수 있는 부울대수의 정리에 대해 알 수 있었다.
3. 문제
(1) 실험 1의 AND-AND 게이트와 OR-OR 게이트 회로의 실험결과 진리표와 일치하는지 확인하고, 논리식으로 정리하여라.
A B C
X
Y
0 0 0
0
0
0 0 1
0
1
0 1 0
0
1
0 1 1
0
1
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2015.02.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|