|
(CC등이 켜진 상태) 될 경우에는 즉시 출력 전압을
0으로 내리고, 부하의 이상 유무와 5에서의 값을 점검해야 한다. 문제가 해결되면 6 또는 8부터
다시 시작한다.
10.부하에 제 2의 다른 전원이 연결되는 경우, 이 때 전압이 본 전원 공급기의 출
|
- 페이지 2페이지
- 가격 800원
- 등록일 2003.10.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
, 통신, 고속 카운터, PID제어, 아날로그 입력, 아날로그 출력 위치 결정 유니트 등이 있다. I.서 론
1.PLC란?
2.PLC의 등장배경
3.PCL의 특징
4.PLC사용시 장점
II.본 론
1.실험장치및 프로그램
2.실험방법(예:AND회로)
III.참고사이트 및 문헌
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2011.02.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이 이용하여 2자리 BCD카운터를 이용하여 맥박 카운트 맥박 측정기
1. 주제 선정
2. 역할 분담
3. 일정 계획
4. 계획 일치도 및 성과
5. 블록다이어그램
6. 문제 및 문제 해결 방안
7. 각 파트별 회로설명 및 회로도
8. 각 소자 설명
|
- 페이지 20페이지
- 가격 2,000원
- 등록일 2013.08.21
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
3비트와 2비트의 곱을 NAND GATE와 NOT GATE만을 이용해 7-SEGMENT에 표현 1. 설계 목적
2. 회로도
3 . 제작사진
4. 문제점 및 해결방법
5. 비용,역할 분담 및 제작 일정
|
- 페이지 11페이지
- 가격 4,000원
- 등록일 2010.05.27
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로(검출기)의 설계
────────────────────────────────────
주 별 설계진행
일정 설계 1주차: 설계과제 이해 및 과제 제안서 작성
설계 2주차: 순차회로의 이론 및 특징 조사
설계3주차: 설계 과
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2011.06.10
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
L): TTL/CMOS 논리회로의 입력파형으로 고정논리레벨을 갖는 파형을 인가할때 사용.
DC OFFSET(PULL): 출력신호에 양 또는 음의 DC 성분을 첨가할 수 있다.
OUTPUT: 주 출력이 출력 임피던스 50Ω으로 출력되는 BNC 단.
AMPLITUDE: 출력신호의 레벨을 0에서 -2
|
- 페이지 2페이지
- 가격 500원
- 등록일 2011.06.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 AND, NOT로 구성하라.
4 AND, NOT로 모든 논리회로를 구성할 수 있는가 답하고 그 이유를 논하라.
- 구성할 수 있다. AND 와 NOT은 functionally complete 이기 때문.(드모르간의 정리를 활용하면 가능하다.) 1.목적
2.원리
3.실험방법
4.문제
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2004.09.15
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
cf) OR게이트 : ①NPN 대신 PNP를 연결 ②스위치를 병렬연결
- 컴퓨터 프로그래밍에 응용(&연산자 사용)
3)기호
‘A and B\' = ‘A ∧ B\'(수리 논리학) = ‘A·B\'(불대수)= AB(집합론)
4)연산 법칙
- 항등원 : A·1=A=1·A, A+0=A=0+A
- 교환법칙 : A·B=B·A, A+B=B+A, AB
|
- 페이지 4페이지
- 가격 3,700원
- 등록일 2022.08.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1. 설계 목표
VHDL으로 프로그램 작성 후 이를 알테라DE2 보드로 실현시킨다. 7-세그먼트를 통해 기본적인 시계기능을 100분의 1초를 만들어서 구현한다. 또한 시간을 분을 나타내는 기능 위에 스위치를 누르면 100분의 1초를 구현한다.
2. 설
|
- 페이지 18페이지
- 가격 2,000원
- 등록일 2011.10.24
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
설계
② 특징
- 시프트 레지스터 2개에 입력 A, B를 넣어 LSB(least significant bit)가 맨 오른쪽에 오도록 하고 전가산기의 Sum Carry를 저장하도록 Sum register와 Carry storage(플립플롭)를 전가산기에 연결하면 곧 직렬가산기 회로가 된다.
- 클럭 펄스가 들
|
- 페이지 3페이지
- 가격 2,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|