|
수 있는지 검증
- LED로 동작을 확인 실험내용
4Bit- Sequence-Recognizing 설계
(1)상태도 작성
(2)상태표 작성
(3)K-map 작성
(4)Boolean expression
(5)테스트 데이터
논리 회로 작성
1.전체 회로도
2.로직애널라이저 캡쳐화면
고찰
참고문헌
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2010.04.17
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험이었습니다. 기본 원리는 두 자리의 세그먼트를 시간차로 번갈아가면 디스플레이하여 잔상을 이용해 두 숫자가 동시에 보이게 하는 것입니다. 이렇게 하면 개별적으로 2개의 7-세그먼트를 이용할 경우보다 디지털 I/O 핀 수를 감소시키는
|
- 페이지 8페이지
- 가격 9,660원
- 등록일 2014.05.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
반복
위의 반복
위의 반복
위의 반복
<참고 문헌>
- 디지털 논리 회로
- 디지털 공학 실험
[웹사이트]
- http://ko.wikipedia.org/wiki/%EC%8B%9C%ED%94%84%ED%8A%B8_%EB%
A0%88%EC%A7%80%EC%8A%A4%ED%84%B0(위키백과)
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2010.11.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
앞으로의 학습에도 많은 도움이 될 것이다. 1. 실습의 배경과 목적
2. 회로 설계 개요
3. 아날로그 회로 설계 과정
4. 디지털 회로 설계 과정
5. 결과 분석 및 토의
6. 문제점 및 개선 방안
7. 결론 및 향후 방향
8. 참고사항
|
- 페이지 4페이지
- 가격 3,000원
- 등록일 2025.05.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결과적으로 그림 (b)와 같은 응답을 한다. 그러나Schmitt-trigger inverter는 히스테리시스가 잡음의 크기보다 크기 때문에 잡음에 응답하지 않는다.
(5) 실험 자료실에 올려진 74HC04N, SN74HC14의 데이터시트를 출력하여 예비보고서에 포함시키고 실험에
|
- 페이지 4페이지
- 가격 2,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털 회로에서는 논리 게이트를 활용한 기본적인 회로 설계가 인상 깊었다. 다양한 조합으로 회로를 구성하며 이론적으로 배운 부분이 실제로 어떻게 작동하는지를 관찰할 수 있었다. 특히, LED와 같은 간단한 소자를 통해 실제로 결과를 확
|
- 페이지 4페이지
- 가격 3,000원
- 등록일 2025.05.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험내용 및 결과 >
1. source
2. source 분석
클럭에 대한 이해가 잘 되지 않아서 조교님의 소스를 참고하였습니다.
일단 기본 클럭은 1초에 400만번을 뛰기 때문에 키트가 동작하는데 그
값이 너무 크기 때문에 다른 클럭값을 정해주어 일정한 비
|
- 페이지 10페이지
- 가격 1,300원
- 등록일 2010.03.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Multiplexer SN74151을 이용하여 전가산기를 설계하라.
A
B
Ci
Subtract(1Y)
Borrow(2Y)
0
0
0
0
0
0
0
1
1
1
1
0
0
1
0
1
0
1
0
0
0
1
0
1
1
0
1
1
0
1
1
1
0
0
0
1
1
1
1
1
2. < 그림 5-6 > 과 같이 동작하는 Demiltiplexer를 설계하라. ● 결과 값
1. 실험 1 의 결과를 기입하라.
2
|
- 페이지 3페이지
- 가격 1,000원
- 등록일 2007.08.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결과 진리표를 토대로 구한 함수로 구성한 회로와 일치하는 결과를 얻을 수 있었다.
[예비실험 3.1] 디지털 랩 유닛의 스위치를 사용하여 a 를 출력하기 위한 디코더 회로를 설계하시오.
회로를 설계하고 시뮬레이션 해보면 다음과 같다.
BCD to 7
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2011.11.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식은 R로서, T에 low-to-high 전이가 일어날 때마다 회로가 다시 트리거(Retrigger)된다.
74123의 Q 출력 펄스폭은 외부 연결저항 R과 캐퍼시턴스 C에 따라
t = 0.33 RC로 주어진다. ■ 실험 목표
■ 사용 부품
■ 관련이론
■ 실험 순서
■
|
- 페이지 23페이지
- 가격 3,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|