|
러므로, R/W 제어신호가 0으로 설정된 만큼, 데이터가 시스템으로부터 손실될 수 없다.
<비파괴 판독형 4 비트 직렬입력 직렬출력 시프트 레지스터>
이 움직임에서, 마지막 4개의 출력 비트는 가장 오른쪽에서 보여준다. R/W 제어신호가 0으
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2010.11.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Shift Register
2) 목적
3) 관련이론(참고문헌)
레지스터
직렬전송
병렬 로드가 가능한 양방향 자리 이동 레지스터
자리이동 레지스터 (Shift Register)
링 카운터(ring counter)
존슨 카운터(Johnson counter)
의사불규칙 이진수열 발생기
4) 실험 순
|
- 페이지 13페이지
- 가격 2,300원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
3P
3. 필요부품 및 기기 ……………………… 3P
4. 실험순서 ……………………………… 3~4P
5. Shift, Counter register란? ……, 5~7P
6. 실험과정 ………………………………… 5P
7. 소감 및 고찰 ……………………… 6~7P
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2011.11.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
시프트(left shift)를 얻으려면 Mode control을 1로 하고, 병렬입력 D에 직렬입력(left shift)을 주고, Qd→C, Qc→B, Qb→A로 각 FF의 출력을 병렬입력 단자에 연결. 레지스터(register)란
D 플립플롭
Edge-Triggered
Rising Edge-Triggered D 플립플롭
플립플롭 타이
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2010.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
레지스터
-입력 데이터는 각 풀리풀롭의 입력 D 단자로 들어가며 출력은 각 풀리풀롭의 출력 Q 단 자를 통해서 나온다.
-모든 풀리풀롭은 클럭 펄스의 상승 에지에서 동시에 트리거 된다.
2) 시프트 레지스터(shift register)
-클럭 펄스에 의해
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2010.06.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|