|
실험한 4진 Up/Down 카운터라 하면은 입력되는 클럭수를 세어 0에
서 3까지 혹은 Down동작을 수행하는 회로를 말한다. 즉 하나의 입력신호에
의해서 플립플롭의 출력이 동시에 발생한다..
- 1개의 플립플롭은 Divide-by-2 (÷2) 카운터를 구성하는데
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2011.11.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
2) Karnaugh 맵을 이용하여 간소화 된 Sum of product 또는 Product of sum 형태의 불리언 식을 구하여라.
S
Cout
AB
Cin
00
01
11
10
0
0
1
0
1
1
1
0
1
0
AB
Cin
00
01
11
10
0
0
0
1
0
1
0
1
1
1
Karnaugh 맵을 이용한 간략화가 되지 않는다.
S = + + +
Karnaugh 맵을 이용하여 간략화
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.11.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
: 10㏀
RS2 : 10㏀
주기 : 240us
주파수 : 4.167kHz
RS1 : 10㏀
RS2 : 20㏀
주기 : 280us
주파수 : 3.571kHz
C1 : 20n
주기 : 260us
주파수 : 3.846kHz
C1의 값을
줄일수록 주기가
감소함을
알 수 있다.
반대로 주파수는
증가한다.
C1 : 5n
주기 : 90us
주파수 : 11.11kHz 없음
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.11.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
0
0
13
0
1
1
1
1
1
1
0
0
0
0
14
1
1
1
1
1
1
1
1
1
1
1
Blank
(2) Karnaugh 맵을 이용하여 간소화 된 Sum of product 또는 Product of sum 형태의 불리언 식을 구하여라.
00
01
11
10
00
0
0
0
1
01
0
1
1
0
11
1
1
1
0
10
1
1
0
0
00
01
11
10
00
0
0
0
0
01
0
1
1
0
11
0
1
1
1
10
0
1
0
1
00
01
11
10
00
0
1
0
0
|
- 페이지 4페이지
- 가격 800원
- 등록일 2013.11.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
2x4 디코더의 기능에 대해 설명하고, 그 정의에 따라 진리표를 만들고, 2x4 회로도를 설계하라.
디코더는 nm2ⁿ의 각 입력코드가 특정한 출력 코드를 생성하는 n비트 입력 코드에서 m비트 출력 코드로의 변환이다. 즉, 출력의 개수가 증폭이라고
|
- 페이지 4페이지
- 가격 800원
- 등록일 2013.11.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
입력 신호, Q1 신호, Q2 신호의 파형을 함께 그리시오.
비동기식 4진 카운터 회로도
비동기식 4진 카운터 simulation 파형
빨간색 파형이 Q1, 파란색 파형이 Q2이다. 74LS73칩은 falling edge에서 값이 변하므로 Q1,Q2값은 00->01->10->11->00 .. 반복함을
|
- 페이지 4페이지
- 가격 800원
- 등록일 2013.11.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
기초전기전자공학실험
→ 곽경섭외 (주)교학사
디지털회로실험
→ 배명진외 에드텍 멀티미터의 사용법
Ⅰ. 실험목적
Ⅱ. 관계이론
Ⅲ. 실험방법 (일반멀티미터)
Ⅲ. 실험방법 (디지털멀티미터)
Ⅳ. 예상실험결과
Ⅴ. 참고문헌
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2002.04.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
.
하지만 PSPICE에서 R2의 저항값을 R1의 저항값의 2배로 설정하고 simulation을 돌리니 원하는 출력전압값이 나오지 않았다. R1과 R2의 비를 더 크게 설정(4.5배)하니까 회로가 정상적으로 동작 하였다.
따라서 회로에서는 R1 : 10㏀ R2 : 45㏀을 사용하
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.11.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
2) TTL 74LS73 JK 플립플롭, 74S74 D 플립플롭에 관해 회로를 조사하고 setup 및 hold 시간, Tsu, Th와 Tplh, Tphl에 대해 자료 값을 조사하고 그 정의를 적어라.
74LS73 JK 플립플롭 회로도 및 시간값들
74S74 D 플립플롭 회로도 및 시간값들
Tsu
Set up 시간. Sampling
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.11.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
dd/2 일때 VCO의 이득 (주파수 변화 / Vc의 변화)은 얼마인가?
위상 고정 루프에서 Vco 부분 회로도
simulation 출력파형 (Vdd = 2.5V, run to time = 78us)
Vco의 이득은 (주파수 변화 / Vc의 변화)이다.
Vdd가 5V 일때의 주기는 대략 46us이고, 주파수는 21739.13Hz이다
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.11.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|