 |
이용한 PLL 모듈 설계 및 제작, 충남대학교 석사학위논문, 2003
[5] 하경수, DDS/PLL Hybrid 주파수 합성기 설계 및 제작, 충남대학교 석사학위논문, 2004
[6] 김용, C-Band용 VCO의 설계 및 제작, 충남대학교 석사학위논문, 1999
[7] 황수설, Switchable VCO를 이용
|
- 페이지 35페이지
- 가격 3,000원
- 발행일 2008.03.04
- 파일종류 한글(hwp)
- 발행기관
- 저자
|
 |
이용하여 각 회로에서의 전류 변화 및 등가임피던스를 얻고자 쉽게 구별하는 수식이다. 또한 분석 사항으로는 회로에 흐르는 각 전류와 등가임피던스의 크기를 분석할 것이다.
제 3 장 실험결과분석
3.1 결과분석
[그림 2]은 6층-6층 권선 연결
|
- 페이지 19페이지
- 가격 3,000원
- 발행일 2010.05.16
- 파일종류 한글(hwp)
- 발행기관
- 저자
|
 |
13 DSK와 Code Composer Studio
Ⅱ-1. TI C6713 DSK
Ⅱ-2. Code Composer Studio
Ⅲ. 효과적인 DSP를 하기위한 이론
Ⅲ-1. I/O Module
Ⅲ-2. Ping-Pong Buffer
Ⅳ. Filter 설계
Ⅳ-1. Low Pass Filter
Ⅳ-2. LPF Code
Ⅳ-3. Band Pass Filter
Ⅳ-4. BPF Code
V. DSB-SC의 시스템 설계
|
- 페이지 21페이지
- 가격 6,500원
- 발행일 2009.01.02
- 파일종류 압축파일
- 발행기관
- 저자
|
 |
이용한 지연 고정 루프 기반의 클록 합성기 설계, 부경대 대학원 2006 석사 논문 , 국회도서관 DLL 석사논문 자료실.
<9> 백 동 철, PSpice를 이용한 회로설계의 기초, 복두출판사 2001 p.56~p.57 Active Filter - 목 차 -
1. 서론
2. PLL / D
|
- 페이지 28페이지
- 가격 3,000원
- 발행일 2010.02.22
- 파일종류 한글(hwp)
- 발행기관
- 저자
|
 |
--------------------
1) 부품별 기초 자료
2) 기능별 기초 자료
Ⅲ. 작품기능
시스템 구성 및 내역--------------------------
1) 흐름도
2) 각 기능별 회로도
1. Robot System 회로도
2. Receiver System 회로도
3. AVR ISP Programmer 회로도
Ⅳ. 실험
1.Robot부분 TEST
|
- 페이지 50페이지
- 가격 20,000원
- 발행일 2010.02.26
- 파일종류 한글(hwp)
- 발행기관
- 저자
|