|
ch with Enable Truth Table
Input
output
S = sw3 R = sw2 Enable = sw1
Q = L1
Q = L2
0
0
0
0
0
0
1
1
1
0
0
0
1
1
1
0
0
0
0
1
0
0
1
0
0
1
0
1
1
1
1
0
0
0
1
1
0
0
0
0
1
1
1
0
0
c. Enable sw1의 역할을 실험 데이터를 통해 설명하라.
Edge Triggered D Filp-flop with Preset and Clear
디지털 회로에서 종종
|
- 페이지 9페이지
- 가격 1,300원
- 등록일 2006.03.20
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
래치가 기억소자라는 것을 확인할 수 있었고, 여러 래치와 플립플롭들의 기능들을 확인할 수 있었습니다. 디지털 실험에서 0에 해당하는 0[V]와 1에 해당하는 5[V]의 완벽한 값을 측정하기 힘든 이유는 기기 내부의 저항을 무시할 수 없고, 파워
|
- 페이지 14페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
플립-플롭(Flip-Flop) vs. 래치(Latch)
플립플롭과 래치는 두개의 안정된 상태 중 하나를 가지는 1비트 기억소자
플립-플롭
클럭신호가 Rising 할 때만 출력값이 변함.
Edge-triggered 방식으로 동작
래치
Enable 제어신호가 ‘1’인 동안에 SR입력이 변
|
- 페이지 18페이지
- 가격 2,000원
- 등록일 2014.01.15
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
1. 목적
가. 기억소자의 기본 원리를 이해한다. 나. 순차논리회로의 기본 소자인 래치와 플립플롭을 종류(RS, D, JK, T)별로 소개하고 이들의 기본 동작, 회로 구성 및 기능표를 이해한다.
2. 이론 디지털 회로는 조합회로와 순차회로로 구분할
|
- 페이지 8페이지
- 가격 1,500원
- 등록일 2021.01.07
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
래치회로를 구성한 것인데, 이론으로 알고 있던 진리표대로 R과 S값이 0,0일 때는 그 이전 값을 그대로 유지하고 있고 1,0일 때는 Q값이 RESET이 되어 됨을 확인할 수 있었다. 또한 SET과 부정 상태도 실험값을 통해 확인할 수 있었다. 또한, 실험(3)
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2008.05.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|