• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 490건

논리상으로는 입력이 출력에 바로 영향을 미치는 것으로 인식되지만 실제 회로로 구현시에는 그렇지 않다. 트랜지스터의 동작속도가 정확하게 0이 되지 않기 때문인데 보통 전달지연은 수 ns(nano second)에서 수십 ns가 걸리게 되고 천이시간도
  • 페이지 6페이지
  • 가격 3,300원
  • 등록일 2012.03.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
기계적 움직임에 시연 가능성이 있을 것으로 생각되어 작품구상에 들어가게 되었다. 제작동기 사용부품및 공구 사용IC Data Sheet 작품의 동작 회로도 구성 작품의 구성(브레드보드) 작품의 구성(만능기판) 작품구성완료 후 동작모습
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2009.09.18
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
이용하여 비동기입력 프리세트와 클리어 입력을 갖는 SR 플립플롭을 설계하시오. sol) 6.8 그림 6.12의 2번과 6번 게이트의 입력에 비동기 입력인 클리어 단자를 연결하시오. sol) 6.9 두 클럭 전의 입력과 같은 출력을 갖는 동기 순서논리회로를 JK
  • 페이지 9페이지
  • 가격 500원
  • 등록일 2007.07.28
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
0 0 0 1 0 1 1 1 XNOR 게이트의 진리표 A B Y XNOR 게이트의 Time table XNOR게이트의 기본인 XOR-NOT 게이트 A. O. I Gate AND, OR, INVERT 정의 : 특정한 논리함수를 수행함에 있어서 종종 둘 또는 그 이상의 입력을 AND 연산한 후 출력을 NOR연산시키는 회로가 필요
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2007.12.31
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로를 설계하시오. F(A,B,C) = BC A 00 01 11 10 0 0 1 3 2 1 4 5 7 6 EPI1 = = BC EPI2 = = AC EPI3 = = AB F(A,B,C) = = EPI1 +EPI2 +EPI3 = BC + AC + AB A B C V 3.3 다음의 논리함수들을 SOP와 POS의 형태로 간략화 하시오. Input variable Minterm Maxterm Output a b c Term Designation Term Designati
  • 페이지 9페이지
  • 가격 500원
  • 등록일 2007.07.28
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
+AC prime D 5) 주어진 함수의 논리회로를 구성하여 그리고, 카르노 맵을 사용하여 간략화시킨후, AND-OR와 OR-AND 로 각각의 동일한 출력을 갖는 회로를 구성하여라. f(A,B,C,D)= SUM (0,4,8,9,10,11,12) f(A,B,C,D)= SUM (0,4,8,9,10,11,12) f(A,B,C,D)= PI (0,4,8,9,10,11,12) CD AB
  • 페이지 3페이지
  • 가격 700원
  • 등록일 2002.09.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
략화시킨후, NAND-NAND로 회로를 구성하여라. f(A,B,C,D)= SUM (0,4,8,9,10,11,12) CD AB 00 01 11 10 00 1 0 0 0 01 1 0 0 0 11 1 0 0 0 10 1 1 1 1 ☞ f(A,B,C,D)=AB prime +C prime D prime ☞ NAND-NAND 회로 6)주어진 함수의 논리회로를 구성하여 그리고, 카르노맵을 사용하여 간략화
  • 페이지 3페이지
  • 가격 700원
  • 등록일 2002.09.21
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로가 모여서 더 큰 용량의 정보를 저장하는 메모리의 역할을 수행하게 된다. 논리 게이트를 사용하여 입력된 신호의 판단만이 가능한 것으로 알고 있었는데, 간단한 피드백 회로를 적용하는 것만으로 논리 게이트를 기억소자로 사용할 수
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2008.12.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 구성 (이후 특별한 사항이 없는한 {V}_{CC} 는 +5V에 연결한다.) 2) 전원 ON; SW1,SW2를 조작 3) 전원 OFF상태에서 그림과 같은 회로를 구성 4) 전원 ON; 2번과 동일한 조작 5) 부록을 참조, 다음 그림과 같은 회로를 구성 6) 전원 ON; SW1 조작 7) 전원
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2003.03.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로에서는 풀다운을 줘서 기본 0V가 나오게 해야한다. 당시에는 쓰레기값을 처리하지 못해 모터제어 회로에서 센서를 a접점이 아닌 b접점으로 두면서 시뮬레이션과 다른 결과가 나온 것으로 예상된다. 2bit-> 3bit 주차대수 3->7대 로 증가시
  • 페이지 35페이지
  • 가격 3,000원
  • 등록일 2024.09.08
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
이전 37 38 39 40 41 42 43 44 45 46 다음
top