• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 13건

덧셈기의 입출력이 4-bit 이상의 긴 word length를 가질 때 설계상 고려해야 할 부분에 대해 논하시오. -우리가 고려해야 할 것은 Fan-in constaint다. Fan-in이란 입력단에 걸리는 총 신호의 개수를 뜻하는데, Fan-in증가하면 V(source)와 V(Bulk)사이의 전압차
  • 페이지 8페이지
  • 가격 3,300원
  • 등록일 2013.07.01
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
CD 가감산기의 결과 1) symbol_1 adder adder symbol 2) symbol_2 full adder full adder symbol 3) symbol_3 input_1 input_1 symbol 4) symbol_4 fulladder_2 fulladder_2 symbol 5) symbol_5 input_2 input_2 symbol 4) 최종 회로도 회 로 도 functional [덧셈기] functional [뺄셈기] ★ 고찰 - BCD 가감산
  • 페이지 4페이지
  • 가격 1,600원
  • 등록일 2015.02.23
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
기호 C5, S4, S4, S2 그리고 S1을 부여하였다. Binary sum 아래의 행들은 4비트 덧셈기의 출력에서 나타날 2진수 값을 나타낸 것이다. 두 10진수의 출력합은 BCD형태로 표현해야 하고, BCD sum 아래의 행들에 나타낸 형태로 표현되어야 한다. 문제는 Binary S
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2005.12.09
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
설계 주제 : BCD to Binary 구현 1. 지금까지 설계한 덧셈기, 뺄셈기, 곱셈기, 나눗셈 연산기에 BCD-to-Binary 회로를 추가하여 signed-BCD 입력, Sign & magnitude binary 출력의 연산기를 구현한다.(그림) ( 4칙 연산 모두 양/음 계산이 가능 해야 한다. ) 2. 입력
  • 페이지 32페이지
  • 가격 5,000원
  • 등록일 2013.12.28
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
설계의 실례로 덧셈기(가산기)의 회로를 구현해 본다. 반가산기와 전가산기의 기본동작 이해 및 실제 회로설계에 적용하여 논리회로를 다루는 능력을 배양한다. 2. 논리회로와 단순화 ◎ 논리게이트의 조합  조합논리회로는 0과 1
  • 페이지 35페이지
  • 가격 3,000원
  • 등록일 2012.11.01
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top