|
Digital Watch
Tool : Altera QuartusⅡ
Device family : CycloneⅡ
Device : EP2C50F672C6
Hardware : Altera DE2 Board
- 목표 -
vhdl을 활용하여 디지털 시계(Digital watch)를 설계한다.
- 기능 -
1. 일반적인 시계 기능 : 셋팅 가능.
2. 알람 기능 : 해당 설정 시간에
|
- 페이지 21페이지
- 가격 4,000원
- 등록일 2012.08.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털 시계 전체 회로도
인가되는 클럭은 붉은 색배선으로 표시하였다.
매우빠른 클럭 : 100HZ 이상
1초마다 뛰는 클럭 : 디지털 시계 와 깜박이 기능회로에 인가
0.01초마다 뛰는 클럭 : STOP WATCH에 인가
노란색 박스 : 7BIT출력값으로 세그먼트에
|
- 페이지 20페이지
- 가격 2,000원
- 등록일 2005.12.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1. 실험목표
· 디지털 시계 구현을 통해 디지털 시스템 설계능력을 배양하자.
2. 모의 실험
《Circuit diagram》
《Second, minute Count》
※60초 60분이므로 일의 자리는 0~9까지며 십의 자리는 0~5까지 카운트하여야 하므로 각각 10과 6을 디텍트하
|
- 페이지 20페이지
- 가격 3,000원
- 등록일 2005.05.02
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
ALTERA MAX+PLUS Ⅱ를 사용한 디지털 시계
LCD와 7세그먼트로 시간을 표현
스탑워치와 알람기능포함
도트메트릭스로 시간을 표현
핀설정은 다 되어있음
|
- 페이지 20페이지
- 가격 10,000원
- 등록일 2008.12.12
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
ALTERA로 구현한 CLOCK발생기
회 로 도
symbol
6. 초시계
회 로 도
7. 결과 및 고찰
1) CLOCK 발생기
회 로 도
symbol
=> 카운터기를 이용하여 클럭 발생기를 만들었다. 10hz를 입력하여 1hz가 나오겠금 회로를 설계하였다.in10Hz로 인해서 클럭이 들어오면
초 시계 구현하기 Quartus, ALTERA 플립플롭, (디지털) 초 시계 구현하기, ALTERA, Quartus, 플립플롭, 클럭, 동기식 카운터, 비동기식 카운터, 멀티플렉서,,
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2015.02.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|