• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 22건

Digital Watch Tool : Altera QuartusⅡ Device family : CycloneⅡ Device : EP2C50F672C6 Hardware : Altera DE2 Board - 목표 - vhdl을 활용하여 디지털 시계(Digital watch)를 설계한다. - 기능 - 1. 일반적인 시계 기능 : 셋팅 가능. 2. 알람 기능 : 해당 설정 시간에
  • 페이지 21페이지
  • 가격 4,000원
  • 등록일 2012.08.14
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
ALTERA로 구현한 CLOCK발생기 회 로 도 symbol 6. 초시계 회 로 도 7. 결과 및 고찰 1) CLOCK 발생기 회 로 도 symbol => 카운터기를 이용하여 클럭 발생기를 만들었다. 10hz를 입력하여 1hz가 나오겠금 회로를 설계하였다.in10Hz로 인해서 클럭이 들어오면
  • 페이지 5페이지
  • 가격 2,000원
  • 등록일 2015.02.26
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
Quartus2, altera, HBE-combo2이용한 piezo구현(핀설정완벽) 
  • 페이지 2페이지
  • 가격 5,000원
  • 등록일 2008.12.29
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
Simulator : Modelsim ALTERA Synthesis Tool : ALTERA Quartus II EVM B/D : DE2-115 Board =============================== Clock 모드로 시작(최초 시간은 12:00:00) 동작 모드는 7 segment에 표시: CL(Clock), AL(Alarm), ST(Stop Watch) Blinking LED는 시계가 가고있거나, Stop Watch가 Run 중
  • 페이지 20페이지
  • 가격 5,000원
  • 등록일 2019.08.28
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
1. 실험목표 · 디지털 시계 구현을 통해 디지털 시스템 설계능력을 배양하자. 2. 모의 실험 《Circuit diagram》 《Second, minute Count》 ※60초 60분이므로 일의 자리는 0~9까지며 십의 자리는 0~5까지 카운트하여야 하므로 각각 10과 6을 디텍트하
  • 페이지 20페이지
  • 가격 3,000원
  • 등록일 2005.05.02
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top