|
실험에 비해 계산값과 실험값 사이의 오차가 적어 좋았지만 오실로스코프에 입/출력파형을 동시에 띄웠을 때 입력파형이 찌그러져 출력되는 현상이 계속되었다. 이러한 오차의 원인이 뭘까 하고 조원과 함께 회로를 이리 저리 바꿔도 보고
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2015.04.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로이다. 한 자리의 2진수를 뺄셈하는 형태를 네 가지 조합이 발생한다.
《반감산기 실험 사진》
①회로구성
inverter하나를 추가하여 XOR GATE, AND GATE를 이용하여 반감산기 회로를 구성하였다.
회로구성은 간단하게 하였고, Vcc=5V와 Gnd를 설정해
|
- 페이지 9페이지
- 가격 3,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험한 내용은 ring counter로 하나의 신호가 계속 출력단자를 순회하는 counter
실험이다. 바로 앞의 실험에서와 같은 내용이라 실험하는데 큰 무리는 없었다.
※ Ring Counter를 실험하면서 생각하였는데, 이 카운터는 논리회로에서 배운 내용인 1-out
|
- 페이지 11페이지
- 가격 3,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 결론
<고정바이어스 회로>
- 가 0V이므로 측정한 값과 값으로 를 계산할 수 있다.
- 의 값이 매우 작으므로 의 값이 핀치오프 전압인 이다.
- 고정 바이어스 라인은 값으로 일정한 값이기 때문에 수직으로 곧게 뻗은 선이 나타난다.
-
|
- 페이지 15페이지
- 가격 3,000원
- 등록일 2021.04.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험값이 같게 나올 수 있는지 알 수 있다. 전압은 병렬연결에서 일정하며, 전류는 직렬연결에서 일정하다. 그리고 기존회로의 전류를 측정하기 위해 전류계를, 전압을 측정하기 위해 전압계를 사용하는 것인데 이들의 내부저항(=전류의 흐름
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2015.02.06
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 준비물(직류의 측정 실험 기준)
※ 0-15V 가변 직류전원(regulated)
※ 0-10mA 밀리암미터
※ VOM 또는 DMM
※ 저항기(저항값의 크기는 실험에 따라 능동적으로 변화)
※ SPST 스위치
4. 실험과정(직류의 측정 실험 기준)
1. 실험에서는 저항이 회로의
|
- 페이지 9페이지
- 가격 800원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 사진>
결과 및 토론
이번실험의 목적은 진리표를 작성을 할수 있고, 카르노맵을 이용해서 표현식의 간소화를 할줄 알며, 간소화된 식으로 회로를 작성 할수 있으면 된다. 1학기때에 디지털공학에서 가장 중요하게 배웠고, 시험에까지
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로의 설계 규칙을 설명하라.
- 우선 활성 상태가 되기 위하여 를 0.7V가 되도록 하는 것에 유의한다. 값을 측정하고 =+0.7V가 되도록 를 , 로 분배한다.
4. 사용기기 및 부품
2N2222 또는 2N3904, , , 1㏀, 1.3㏀, 3.3㏀, 10㏀, 15㏀, 47㏀, 100㏀
5. 실험 내용
(
|
- 페이지 11페이지
- 가격 2,300원
- 등록일 2014.09.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험에 따라, 옴의 법칙을 이용해 I와 V값을 가지고 R값을 추론하는 방법은 정확함을 추론할 수 있다.
③ 지정된 전압, 전류 및 저항조건을 만족하는 병렬회로 설계
※ 전압 V로부터 전류 I를 생성하는 회로 설계
→ 만족시켜야 할 IT의 값은 20mA
|
- 페이지 6페이지
- 가격 1,500원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로와 블록 도는 그림 11-5와 같다.
3. 실험 기기 및 부품
586급 PC 한 대
FPGA package 1개
Logic tester
oscilloscope
4. 실험 과정
1.다음 그림 11-6과 같이 multiplexer를 구성하시오.
2. 입력 및 선택 선과 Enable을 다음 표 11-1과 같이 가했을 때 출력을 측정하시
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|