• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 8,552건

논리회로를 결선하여 A, B 입력에 따라 출력 X, Y를 측정하라. (e) (e) 5. 참고자료 ① TTL응용 실무 / Don Lancaster / 한국과학원 / 1977. 6. 30 / p.37 ~ p.119 ② 디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.29 ~ p.38 ③ 디지털 시스템 / 송상훈 외7명 / 인터
  • 페이지 5페이지
  • 가격 2,000원
  • 등록일 2007.01.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털 논리회로 실험 4주차 Multiplexer 결과보고서 목차 1. 실험 과정 및 실험 결과 2. 실험 결과 분석 3. 결론 1. 실험 과정 및 실험 결과 1 MUX로, 4개의 입력 신호와 2개의 선택 신호, 그리고 1개의 출력 신호를 가진다. 실험에 앞서
  • 페이지 3페이지
  • 가격 3,000원
  • 등록일 2025.06.03
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 논리회로 실험 7주차 JK-FlipFlop 결과보고서 목차 1. 실험 과정 및 실험 결과 1) 기본 실험 2) 응용 실험 2. 실험 결과 분석 3. 결론 1. 실험 과정 및 실험 결과 이번 실험의 목표는 JK-FlipFlop의 동작 원리를 이해하고, 실제
  • 페이지 3페이지
  • 가격 3,000원
  • 등록일 2025.06.03
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 논리회로(디논), ModelSim을 이용한 VHDL설계 (4bit full adder, 4비트 전가산기) 목차 1)1bit full adder의 설계과 구현 2)4bit full adder의 설계와 구현 3)Testbench 코드 작성 4)시뮬레이션 결과 분석 및 고찰 1)1bit full adder의 설계과 구현 i
  • 페이지 3페이지
  • 가격 3,000원
  • 등록일 2025.06.03
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 논리회로 Verilog 과제 목차 Ⅰ. HW1-Design1-(1) 1BIT FULL ADDER 1. 설계코드 및 코드 설명 2. 테스트 벤치 코드 및 코드 설명 3. 출력값 4. 고찰 Ⅱ. HW1-Design1-(2) 4BIT FULL ADDER 1. 설계코드 및 코드 설명 2. 테스트 벤치 코드 및 코드 설명
  • 페이지 23페이지
  • 가격 3,000원
  • 등록일 2025.06.03
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 논리회로 실험 4주차 Multiplexer 예비보고서 목차 1. 실험 목적 2. 실험 이론 1) 멀티플렉서 2) 74153(2개의 4-input multiplexer) 3) 함수 발생기(Function Generator Using Multiplexer) 4) 디멀티플렉서 3. 실험 준비 1) 멀티플렉서와 부호기(enco
  • 페이지 15페이지
  • 가격 3,000원
  • 등록일 2025.06.03
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
순서 논리 회로 플립플롭( flip-flop) 실험보고서 1. 실험목적 순서논리회로의 기반이 되는 플립플롭을 RS, D, T, JK, 플립플롭 등을 대상으로 하여 동작 원리를 살펴보고, 전반적인 이해를 한다. 2. 이론 디지털 회로는 조합(combinational) 논리회로
  • 페이지 2페이지
  • 가격 1,000원
  • 등록일 2009.08.07
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
순서 논리 회로 플립플롭( flip-flop) 실험보고서 1. 실험목적 순서논리회로의 기반이 되는 플립플롭을 RS, D, T, JK, 플립플롭 등을 대상으로 하여 동작 원리를 살펴보고, 전반적인 이해를 한다. 2. 이론 디지털 회로는 조합(combinational) 논리회로
  • 페이지 2페이지
  • 가격 1,200원
  • 등록일 2009.09.24
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
1. 교재 및 단원명 가. 교재명 : 고등학교 디지털 논리 회로(교육인적자원부) 1. 불 대수와 기본 논리 게이트 2. 불 대수와 기타 논리 게이트 나. 단원명 : 대단원 - Ⅲ 불 대수 중단원 - 1. 불 대수와 기본 논리 게이트, 2. 불 대수와 기타
  • 페이지 15페이지
  • 가격 2,500원
  • 등록일 2007.07.09
  • 파일종류 기타
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도 및 결과 실험1) 4-to-1 MUX를 구성하고, S1과 S0의 입력신호에 따른 출력 Y를 작성하시오. 회로도 시뮬레이션 결과 논리상태 작성표 (Pspice 시뮬 결과 10us까지) Input Output(Y) D3 D2 D1 D0 S1S0-00 S1S0-01 S1S0=10 S1S0=11 0 0 0 0 0 0 0 0 0 0 0 1 1 0 0 0 0 0 1 0 0 1 0
  • 페이지 19페이지
  • 가격 3,000원
  • 등록일 2023.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top