|
끝낼 수 있었던 실험이었다. IC패키지가 어떤 게이트를 가지고 있고, Slide switch와 LED 회로연결을 이해만 했다면 쉽게 알아낼 수 있었던 결과였다. 1. 실험 목적
2. 자료 조사
3. 실험
1) 조건
2) 방법
3) 실험 결과
4. 결론 및 소감
|
- 페이지 7페이지
- 가격 1,800원
- 등록일 2013.08.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 설계하여라.
2-level AND-OR(NAND-NAND) logic 회로도
(4) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계하여라.
= + + + =
= + + +
= ( + ) + (+)
= () +
다단계 조합 논리 회로도
(5) 4-비트 가산기 회로를 위의 전가산기 회로를
|
- 페이지 4페이지
- 가격 1,300원
- 등록일 2014.04.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로의 셋 S와 리셋 R에 5V, 0V를 걸고 출력 Q와 를 각각 측정하라.
-플립플로 회로의 셋 S와 리셋 R에 5V, 5V를 걸고 출력 Q와 를 각각 측정하라.
측정결과를 바탕으로 오른쪽 논리표를 완성하라.
리셋 R
셋 S
출력 Q
출력
0V
0V
4.45V
4.45V
0V
5V
4.45V
0.17V
5
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2010.12.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로로 구성되어 있다. 이에 대해 다음 논리도를 참조하시오.
실험 방법
CLK에 79번 pin을 assign하고 output은 외부출력 bank의 pin과 LED 및 segment가 동일임으로 그대로 사용한다. 단 OSC의 입력단자를 bank에 꽂아서 사용한다. 우선 위 회로를 구성하고,
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로의 합 또는 차의 출력은 FPGA의 LED로 출력핀을 설정하여 FPGA의 LED로 출력을 확인한다.
그림 8-6의 Select 단자는 add 또는 subtract를 선택하는 단자임에 유의하시오.
표 8-6E와 표 8-7E의 2진수를 더하고 빼면서, 동시에 10진수로 바꾸어 결과를 확인
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로.
■ 입력 단자 수가 n 개이라면 출력 단자 수는 2n개. (n × 2n 디코더)
■ ROM, RAM과 같은 기억 장치에서 특정한 번지를 선택한다던가 명령 레지스터에 들어 온 명령을 해독하는 데 사용. 실험목적
[1] 디코더(Decoder)
[2] 인코더(Enc
|
- 페이지 12페이지
- 가격 3,000원
- 등록일 2006.08.03
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
정리를 이용
Y=B+BC+ABC
=B+BC+BC+ABC
=B(C+)+BC(+A)
= B+BC
② 카르노 맵 이용방법
Y
AB
C
00
01
11
10
0
0
1
0
0
1
0
1
1
0
Y= B+BC 1. 부울대수
2. 부울대수의 기본공리
3. 부울대수의 제반 정리
4. 조합논리회로
5. 카르노 맵(Karnaugh Map)
6. 간략화해보기
|
- 페이지 4페이지
- 가격 500원
- 등록일 2010.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식을 간단화 하였다.
⑤ 논리식 중에 겹치는 항에다가 밑줄을 그어놓았다
⑥ C'의 항은 X 의 BC' 항과 Z의 B'C‘항을 통해 얻을 수 있도록 하였다.
(게이트를 줄이기 위함이다.)
⑦ 게이트는 최대로 공유하였다.
⑧ 논리식을 통해 회로도를 구
|
- 페이지 3페이지
- 가격 2,000원
- 등록일 2008.10.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식을 구하면 다음과 같다.
S = A · B + A · B = A + B
C = A · B
입력
출력
A
B
S
C
0
0
0
0
0
1
1
0
1
0
1
0
1
1
0
1
2.전가산기
A, B en 입력 외에 앞단으로부터 1개의 자리올림수도 동시에 가산을 행할 수 있는 회로를 전가산기회로라 한다. 만약 A=011과 B=101을
|
- 페이지 4페이지
- 가격 700원
- 등록일 2010.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로라 한다. 그림 3.2를 논리식으로 표현하면 식(3-1)과 같이 된다.
Y =Y1 Y2 Y3
=AB CD EF
식(3.1)에서 마지막 항은 각 변수에 OR를 취한뒤 반전된 형태이다. 드모르간의 정리를 dldydgkaus 식(3.1)은 다음과 같이 된다.
Y=AB+CD+EF
드 모르간의 정리를 이용하
|
- 페이지 4페이지
- 가격 500원
- 등록일 2010.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|