|
게이트들도 구현되어 사용되고 있다. IC 패키지로 구현된 논리 게이트의 종류는 IC의 계열을 나타내는 약자 뒤에 두 개 또는 세 개의 숫자로 구분된다.
4조의 2-입력 AND - 08
4조의 2-입력 OR - 32
4조의 2-입력 NAND - 00
4조의 2-입력 NOR - 02
3. 실험
1)
|
- 페이지 7페이지
- 가격 1,800원
- 등록일 2013.08.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트가 아니고 NAND 게이트 임에 유의하라. 14개의 핀을 가지고 있으며 전달지연시간은 출력이‘0’ 일 때 8nsec, 출력이 open일 때 35nsec, 패키지당 소비전류는 평균 8mA 이다.
저항 5.6(㏀), 1/4W
4. 실험과정 및 결과예측
(1) NAND 게이트
- 그림3-7의 NA
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
ep. of 3-input AND Gate
TRUTH TABLE OF 3 INPUT AND GATE
3-INPUT OR , NAND , NOR GATE
OR GATE 구성
NAND GATE 구성
NOR GATE 구성
De Morgan's theorem을 증명하고 설명
XOR gate의 입출력 값을 측정
각각 회로의 출력 특징 비교
회로 분석
실험 종합
|
- 페이지 12페이지
- 가격 5,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Gate 는 논리회로의 이론을 사용하여 각각 AND 와 OR Gate를 이용하여 2개의 IC칩으로 구성하였다. 2개의 NAND Gate 나 NOR Gate IC 칩을 사용하여도 충분히 결선도를 구현할 수 있지만 좀 더 쉽게 결선도를 구성하기 위해 AND 와 OR Gate를 사용하였다.
실험
|
- 페이지 5페이지
- 가격 3,360원
- 등록일 2013.10.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험을 하는 동안 특별히 어려운 것은 없었다. 근데 실험을 하는 동안 파형 출력이 이상하게 나와서 애를 먹었었는데 여러 가지로 살펴보아도 잘못된 것이 없었다. 나중에 회로를 다시 살펴보니 출력 파형을 측정할 때 그라운드 연결을 IC그라
|
- 페이지 19페이지
- 가격 1,000원
- 등록일 2009.08.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|