• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 7,089건

논리회로가 동작하는지 원리를 조금이나마 알게 되었고 그 결과, 이번 실험은 큰 문제 없이 빠른 시간에 해결할 수 있었다. 또한 교수님의 이해하기 쉽게 해주시는 설명과, 친절하신 조교님이 옆에서 틀린 부분도 지적해 주시고 모르는 부분
  • 페이지 6페이지
  • 가격 2,000원
  • 등록일 2010.01.18
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도가 지금까지 짜여진 VHDL 코딩에서 얻어낸 심볼로 "lastalu"를 설계한 회로도 이다. 결론 - 이번 연산은 산술뿐만 아니라 논리 연산까지 수행하는 4 bit ALU를 설계를 하였다. 스키메틱이 아닌 VHDL의 코딩으로 회로를 설계 하였는데, 처음 과제
  • 페이지 21페이지
  • 가격 3,000원
  • 등록일 2006.04.25
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
7408) 특징 AND gate 4개 AND gate 진리표 A 1 1 1 1 0 0 0 0 B 1 1 0 0 1 1 0 0 C 1 0 1 0 1 0 1 0 L1 1 1 0 0 0 0 0 0 L2 1 0 0 0 0 0 0 0 결과 결과 : AND gate는 입력값 중 거짓이 있으면 결과값이 거짓이다. 5. IC NOT gate (TTL IC 7404) 특징 NOT gate 4개 NOT gate 진리표 A 1 0 B 0 1 Inv B 1 0
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2014.04.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
 1. 중앙처리장치에 대해 설명하시오 2.주기억장치 RAM, ROM비교 3. 10진수 93을 2진수로, 8진수 173을 10진수로 각각 변환하시오. 4. 텍스트 압축 방법에서 허프만 방식에 대해 설명하시오. 5. 조합논리회로와 순서논리회로에 대해 설명
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2010.06.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리상으로는 입력이 출력에 바로 영향을 미치는 것으로 인식되지만 실제 회로로 구현시에는 그렇지 않다. 트랜지스터의 동작속도가 정확하게 0이 되지 않기 때문인데 보통 전달지연은 수 ns(nano second)에서 수십 ns가 걸리게 되고 천이시간도
  • 페이지 6페이지
  • 가격 3,300원
  • 등록일 2012.03.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
 전류이득 Electronics Workbench 이용하여 ß 값과 값구하기 이미터 공통 증폭기 베이스 공통 증폭기 컬렉터 공통 증폭기 표를 이용한 증폭기 비교 분석
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2009.01.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
1.1 BCD 코드를 이용하여 한 자리의 자연수 두 개를 덧셈할 경우, 결과를 0~18 사이의 값이 된다. 다음 두 가지 예에서 보는 바와 같이 두 BCD 코드를 일반 이진 코드처럼 덧셈하면 그 결과가 BCD 코드가 될 수도 있고 아닐 수도 있다. BCD가 아닌 코드
  • 페이지 9페이지
  • 가격 500원
  • 등록일 2006.05.24
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 구성 (이후 특별한 사항이 없는한 {V}_{CC} 는 +5V에 연결한다.) 2) 전원 ON; SW1,SW2를 조작 3) 전원 OFF상태에서 그림과 같은 회로를 구성 4) 전원 ON; 2번과 동일한 조작 5) 부록을 참조, 다음 그림과 같은 회로를 구성 6) 전원 ON; SW1 조작 7) 전원
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2003.03.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
드 모르간의 법칙 1. 실험 목적 ▣ 드 모르간 법칙을 소자를 이용하여 실험적으로 증명한다. ▣ 드 모르간 법칙을 이용하여 부울대수 변환 및 논리회로를 간소화하는 능력을 익힌다. ▣ 논리소자의 동작을 이해한다. 1. 실험 목적 2.
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2015.03.13
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
Data 4. 문자 Data 5. 기타 Data 논리회로 1. Boole과 Boole 대수 2. 논리 회로와 Boole 연산식 3. 반가산기(Half Adder) 데이터 구조 1. 배열(Array) 2. 포인터와 연결 리스트 3. 스택(Stack) 4. 큐(Queue) 5. 데크(Deque) 6. 트리(Tree) 7. 그래프(Graph)
  • 페이지 37페이지
  • 가격 400원
  • 등록일 2009.02.06
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top