|
연산과 상관없이 NOT gate연산
과 같은 결과가 나온다.
10. NAND, NOR gate
10.1 NAND gate만 이용하여 만든 NOR gate
A
B
1
1
0
1
0
0
0
1
0
0
0
1
10.2 NOR gate만 이용하여 만든 NAND gate
A
B
1
1
0
1
0
1
0
1
1
0
0
1
결과
결과 : NAND, NOR gate만으로 NOR, NAND gate를 만들 수 있다.
10
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2014.04.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
NOR gate를, NOR gate로 NAND gate를 구성하는 방법을 생각할 수도 있었다.
<참고 : IC소자> 1. AND 연산
2. OR 연산
3. IC OR gate
4. IC AND gate
5. IC NOT (INVerter) gate
6. NOR with OR and INVerter
7. IC NOR gate
8. IC NAND gate
9. NAND (NOR) as an INVerter
10. NAND와 NOR
|
- 페이지 11페이지
- 가격 1,500원
- 등록일 2015.12.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
LOGIC AND GATES
1) Binary Logic
2) Logic Gates
2. BOOLEAN ALGEBRA
1) Basic identities of Boolean Algebra
2) Algebraic Manipulation
3) Complement of a Function
3. STANDARD FORMS
4. MAP SIMPLIFICATION
1) Two-Variable Map
2) Three-Variable Map
5. MAP MANIPULATION
1) Essential Prime Implican
|
- 페이지 18페이지
- 가격 9,000원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
time tr은 0.6div*1μs/div=0.6μs, falling time tf또한 0.6div*1μs/div=0.6μs이다. 한편 최대 주파수는 1/(tr+tf) 이므로, 1/(1.2*10-6)833333Hz=833kHz가 된다. 1. NAND gate로 꾸민 gate
2. Exclusive-OR (XOR) gate
3. open collector gates
4. Propagation Delay (전달 지연)와 rising time
|
- 페이지 8페이지
- 가격 1,500원
- 등록일 2015.12.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
연산은 전용 fuggy logic 알고리즘을 명령어 창이나 M-파일로 작성하여 처리하거나 개발할 수 있는 방식이다. 한편 Toolbox의 함수들을 자신의 구미에 적합하게 변경하거나 수정하여, 본 Toolbox의 기능을 보다 확장시킬 수도 있습니다.
두 번째 방식
|
- 페이지 26페이지
- 가격 2,000원
- 등록일 2011.01.04
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|