• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 44,827건

3입력 AND 식은 다음과 같다. 논리대수에서 논리곱은 아래와 같은 기본 규칙을 이용한다. 논리합의 부정은 논리회로에서 NOR 회로로서 OR 회로의 결과에 보수를 취한 것과 같으며 2-입력 NOR 함수는 다음과 같음 방정식 형태로 표현할 수 있다. 논
  • 페이지 7페이지
  • 가격 1,300원
  • 등록일 2009.04.24
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로 AND 회로 - 2개 이상의 입력단자와 1개의 출력단자를 갖고, 입력단자 모두에 “1”의 신호를 가할 때에만 출력단자에 “1”의 신호가 나타나는 회로 수의 체계 부호의 코드화 기본 논리 회로 부울식의 간략화 조합 논리회로
  • 페이지 73페이지
  • 가격 3,000원
  • 등록일 2011.09.05
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
수 있었다. 6. 참 고 문 헌 (1) 대학전자회로 실험, 신인철 외 공저, 청문당, 1997. (2) http://kin.naver.com/browse/db_detail.php?d1id=11&dir_id=1104&docid=698819 1.조합 논리회로 2. 병렬 가산기 3. 코드 변환 (Code Conversion) 4.결과 5.토의 6. 참 고 문 헌
  • 페이지 4페이지
  • 가격 1,000원
  • 등록일 2005.09.27
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
순서 논리 회로 플립플롭( flip-flop) 실험보고서 1. 실험목적 순서논리회로의 기반이 되는 플립플롭을 RS, D, T, JK, 플립플롭 등을 대상으로 하여 동작 원리를 살펴보고, 전반적인 이해를 한다. 2. 이론 디지털 회로는 조합(combinational) 논리회로
  • 페이지 2페이지
  • 가격 1,000원
  • 등록일 2009.08.07
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
순서 논리 회로 플립플롭( flip-flop) 실험보고서 1. 실험목적 순서논리회로의 기반이 되는 플립플롭을 RS, D, T, JK, 플립플롭 등을 대상으로 하여 동작 원리를 살펴보고, 전반적인 이해를 한다. 2. 이론 디지털 회로는 조합(combinational) 논리회로
  • 페이지 2페이지
  • 가격 1,200원
  • 등록일 2009.09.24
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
조합 논리회로를 구성하여 실험을 통하여 진리표를 작성하라. 6. 실험 내용 및 결과 (1) 인버터 게이트의 회로를 구성하고 0V와 5V의 값을 가진 1kHz 구형파를 Vi에 연결한다. 입력전압 Vi와 출력전압 Vo를 각각 Ch1과 Ch2에 연결하고 DC coulping mode에서
  • 페이지 14페이지
  • 가격 2,300원
  • 등록일 2014.09.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로 결과 논리회로 실습보고서 - 불 대수와 드모르간의 정리 [1] 7400 IC 핀 배치도를 참조하여 4개의 NAND 게이트 중 2개를 선정하여 아래 회로를 구성한다. ▌검토▐ ▌시뮬레이션▐ [2] 7402 IC 핀 배치도를 참조하여 4개의
  • 페이지 9페이지
  • 가격 2,300원
  • 등록일 2013.12.06
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로의 셋 S와 리셋 R에 5V, 0V를 걸고 출력 Q와 를 각각 측정하라. -플립플로 회로의 셋 S와 리셋 R에 5V, 5V를 걸고 출력 Q와 를 각각 측정하라. 측정결과를 바탕으로 오른쪽 논리표를 완성하라. 리셋 R 셋 S 출력 Q 출력 0V 0V 4.45V 4.45V 0V 5V 4.45V 0.17V 5
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2010.12.17
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
조합 논리회로. ■ 입력 단자 수가 n 개이라면 출력 단자 수는 2n개. (n × 2n 디코더) ■ ROM, RAM과 같은 기억 장치에서 특정한 번지를 선택한다던가 명령 레지스터에 들어 온 명령을 해독하는 데 사용. 실험목적 [1] 디코더(Decoder) [2] 인코
  • 페이지 12페이지
  • 가격 3,000원
  • 등록일 2006.08.03
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
컴퓨터구조론, 생능 정병태 외(2004) 논리회로 및 컴퓨터구조실험, 홍진 한금희(2010) 컴퓨터 과학 개론, 한빛미디어 전희종 외(2009) 디지털시스템, 문운당 송주석(2007) 정보통신의 이해, 생능출판사 이성화 외(2001) 데이터통신, 한올출판사 BEA, SOA
  • 페이지 7페이지
  • 가격 3,500원
  • 등록일 2014.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top