|
컴퓨터 구조론 수업을 들어서
구조론 시간에 수업을 이해하는데 조금 어려움이 있었지만, 이번
2학년 들은 이 수업을 들은 후에 컴퓨터 구조론 수업을 듣기
때문에 구조론 수업을 이해하는데 많은 도움이 될 것 같습니다.
한 학기 동안 좋은
|
- 페이지 40페이지
- 가격 3,000원
- 등록일 2010.04.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
컴퓨터 내부에서 버스 구조를 만드는데 사용
(2) 3상 버퍼(tri-state buffer)
- 출력이 3가지(0,1,고임피던스) 종류의 상태인 게이트
- 출력을 서로 묶을 수 있게 설계된 게이트
- 제어입력 S는 입력 자 A와 출력단자 X 사이의 회로를 개폐하는 역할
3-
|
- 페이지 4페이지
- 가격 800원
- 등록일 2001.06.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 이용을 선언, decoder의 input x와 output d가 반전된 encoder이므로 d를 input, x를 output으로 선언, en은 그대로 input
port(
EN : in Std_logic;
D : in STD_LOGIC_VECTOR (7 downto 0);
x : out STD_LOGIC_VECTOR (2 downto 0));
end component;
begin
key1 : encoder_be
port map(EN1,D1,x1); -- en이
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2017.06.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
조합회로인 것을 확인 할 수 있었다.
실험에 대한 고찰
이번 실험은 Logic gate의 멀티플렉서와 디멀티플렉서를 구성할 수 있고, 실험의 결과들로 멀티플렉서와 디멀티플렉서의 원리를 이해하고 동작을 확인해 보는 것이었다. 멀티플렉서는 복
|
- 페이지 5페이지
- 가격 1,300원
- 등록일 2013.11.25
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 구성하였다.
4. 결과 분석
BDF로 회로를 Design하고 Simulation을 해본 결과 오류비트가 먼저 들어감에도 정상적으로 작동하는 것을 볼 수 있었으며, 네 가지의 제한요소(경제성, 견고성, 확장성, 적시성)를 갖춘 회로를 완성하였다.
|
- 페이지 9페이지
- 가격 2,000원
- 등록일 2009.07.20
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
컴퓨터)
3) 디지털 시스템의 장점
① 편리성: 데이터가 숫자로 입 · 출력
② 융통성: 실행순서의 조정이 가능
③ 단순성: 시스템 설계가 단순
④ 안정성: 0과 1로 유지되므로 높은 안정성
⑤ 견고성: 잡음 등에 강함
⑥ 정확성: 논리적인
|
- 페이지 69페이지
- 가격 7,500원
- 등록일 2012.12.06
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
분석 부분에 자세히 기술 하였습니다. D/A & A/D Converter(DAC & ADC)
이론
1) D/A CONVERTER
2) A/D CONVERTER
실험 1. D/A converter
회로구성 사진 (Pspice)
및 실험 사진 첨부
구동 순서
실험 분석(구동 + 분석)
결과 오실로스코프 파형 분석
및 사진
7405
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2010.01.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
R-S latch 구성 및 출력
실험 사진 첨부
예비회로 조사를 통한 출력과 비교
Latch 대한 개념 이해
실험 분석
R-S F/F의 회로 구성
J-K f/f 을 구성
J-K F/F 대한 개념 이해
실험 분석
토글 값이 제대로 나오지 않는 이유에 대한 분
|
- 페이지 8페이지
- 가격 3,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
분석
먼저 위와 같이 회로를 구성한 뒤 ME(memory enable)와 WE(write enable) 입력단을 +5v에 접속한 뒤 WRITE를 하기 위해 우선 아래 표에 있는 Address를 A1~A4입력단에 입력 시킨 뒤 데이터 입력단 D1~D4에 해당 데이터를 입력 후 ME와 WE입력단을 0에 접속 하
|
- 페이지 9페이지
- 가격 3,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 Data 값》
②실험 분석
설정한 S0 , S1에 따라 입력 값이 Demultipelxing 되어 출력으로 나타남을 확인 할 수 있었다.
◎디멀티플렉서에 대한 개념 이해
디멀티플렉서 (이하 디먹스, DEMUX)는 먹스와 반대의 기능을 한다. 즉 한 개의 입력을 여러 개
|
- 페이지 9페이지
- 가격 3,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|