• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 44,835건

EXPERIMENT 1 Basic Gates 1. 실험 목적 ⑴ AND, OR, NOT, NAND, NOR, XOR 게이트를 이용하여 각각의 입력 값을 넣었을 때, 출력되는 값이 어떻게 달라지는지 실습한다. ⑵ AND, OR, NOT 게이트를 서로 범용하여 연결하면 어떤 결과가 얻어지는지 실험을 통하여
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2011.09.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리설계의 기초 6장 연습문제 풀이 해설 논리설계의 기초 발간:학술정보 원저: charles H.Roth,Jr. 공역: 이근영 강진구 김종태 남재열 우홍체 이성창 최호용 홍승홍
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2007.09.20
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
을 증명한다. DISCUSSION ·TTL은 5Vdc와 공급 전압으로 ground를 사용한다. ·CMOS 공급 전압은 5, 10, 15Vdc이다. ·CMOS 입력, 출력 level은 공급 전압사이이다. (VDD와 VSS) ·VIL과 VIH 사이 전압에서 gate output은 state로 변한다. ·TTL level은 VIL = 0.8Vdc와 VIH = 2.0Vdc이
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
gate의 연산 결정 DISCUSSION OR gate의 출력은 어떤 입력이 high일 때 high이다. NOR gate의 출력은 어떤 입력이 high일 때 low이다. high input은 OR 또는 NOR gate에서 불가능할 것이다. low input은 OR 또는 NOR gate에서 가능할 것이다. OR/NOR gate 출력은 서로 보완적
  • 페이지 2페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
은 25KHz이다. . JK flip-flop에서 J와 K input은 항상 보수이다. . D-type flip-flop으로서 JK flip-flop을 형성하기 위해 J input은 반대로 되고 K input에 연결된다. . JK flip-flop이 D-type flip-flop으로 형성될 때 Q output은 J input의 logic state와 같다. Q-not output은 J의 반
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로는 OR회로에 NOT회로를 접속한 OR-NOT회로로서, 논리기호 및 식, 스위치회로, 진리표, DTL회로를 다음 그림13-6에 나타냈습니다. < 그림 13-6 NOR 회로 실험결과 <실험회로도> ◈NOR게이트 입력[V] 출력[NOR][V] Y LED 0 0 5 0 5 0 5 0 0 5 5 0 ◈NAND 게
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2010.02.23
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
 L-9 워크밴치 이용 2-INPUT AND gate 3-input AND gate 3-input OR, NAND, NOR gate De Morgan's theory를 증명하고 설명 e Morgan's theory
  • 페이지 13페이지
  • 가격 3,000원
  • 등록일 2010.01.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 구성하고, 그 회로에 표시된 각 점에서의 논리를 측정하여 표에 기입하라. 1. Exclusive-OR 생성기 그림 4-1. Exclusive-OR 생성기 표 4-1 A B X 0 0 0 1 1 0 1 1 그림 4-2. Exclusive-OR 생성기 표 4-2 A B X 0 0 0 1 1 0 1 1 그림 4-3. Exclusive-OR 생성기 표 4-3 A B X 0 0 0
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로 실험 5. 인코더 (Encoder) 실험 1. 인코딩 - 10진 / Excess - 3 코드 실험 2. 7 segment 표시기를 갖는 BCD 카운터 논리회로실험 6. Latch & Flip Flop (1) 예비과제 (1)에서 구한 R-S Latch를 구성한 후 출력을 측정하라. (2) R-S F/F을 구성한 후 출
  • 페이지 15페이지
  • 가격 3,000원
  • 등록일 2009.01.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
양함수의 형태로 표현하는 이유는 혼합물 중의 성분의 퓨개시티계수 표현식을 유도하기가 편리하게 다음 식과 같은 형태로 표현되기 때문이다. 5. 참고 문헌 공업열역학, 2003년, 김지문, p69 디지털논리회로설계, 2003년, 이승호외3명 p682 
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2010.02.07
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top