• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 2,655건

실험에서는 회로를 구성하고 실험하였더니 High state 출력이 약 1초마다 반복되는 출력을 확인할 수 있었습니다. 다시 말해서, 출력전압의 주기는 약 1초이고 듀티 비는 매우 작은 전압의 파형을 출력하는 것을 확인하였습니다. 저항 의 값을 감
  • 페이지 3페이지
  • 가격 2,000원
  • 등록일 2017.04.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
수 있다. 3번 회로-1 3번 주파수 응답-1 즉, 저항과 커패시터를 바꾼 회로에서 100Hz 이던 pole이 6.2Mhz 로 옮겨 간것을 확인 할 수 있다 이런 형식의 pole이 1e6, 1e7, 1e8 rad/sec 인 회로를 3개 연결하고 하나하나의 증폭도 값을 100k=100 * 100 *10 으로 나눠서
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2011.04.24
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
사각파, 삼각파 등으로 전환하여 파형을 확인하라. 또한 스위프 주파수 및 시간을 설정하여 파형의 주파수 스위프를 오실로스코프로 확인하라. 측정된 결과의 파형을 그려라. 1. 실험 목적 2. 실험 준비물 3. 기초 이론 4. 실험 진행방법
  • 페이지 5페이지
  • 가격 500원
  • 등록일 2010.01.18
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
생성한다. 이것은 실험을 통해 기본적으로 알게된 사실이며 또한 그림1의 미분기 회로에서 입력단에 Rs의 저항을 연결하였는데, 이것의 사용의 목적은 입력단을 통해 들어오는 noise를 방지하여 안정된 입력신호를 확보하기 위한 것이라는 것
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로로 구성된 저역통과필터이므로 20dB/decade의 두배인 40dB/decade(6dB/octave의 두배인 12dB/octave)의 기울기를 가지고 감소하게 된다. 결국 답은 -12dB/octave가 된다. 5. 차단주파수가 500Hz이고 필터의 입력신호가 3000Hz이면 dB 응답은 얼마인가? (a) -3dB(b)
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
d) 30V ⇒ 관측된 파형에서도 볼 수 있듯이 회로에서 ±15V의 전원을 사용하게 되면 최대 가능한 출력전압 스윙은 대략 10.81V인 15V가 됨을 알 수 있다. 2. 그림 27-1의 회로에서 계단입력에 대한 출력전압의 최대시간변화율을 무엇이라고 하는가? (a)
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 34장에 대한 복습문제 1. 그림 34-1의 대역통과필터에서 중심주파수는 약 얼마인가? (a) 350㎐(b) 500㎐ (c) 625㎐(d) 740㎐ ⇒ 결국 740Hz이다. 2. 그림 34-1의 회로에 대한 Q값은 대략 얼마인가? (a) 2(b) 4 (c) 6(d) 8 ⇒ 결국 4이다. 3. 필터의 중심주파수
  • 페이지 8페이지
  • 가격 1,300원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
IDSS / | VGS(off) | 으로 500㎲=2 × IDSS / | -3V| 을 이용해 구해 보면 7.5mA의 값이 나오게 된다. 1. 실험목적 2. 배선(회로)도 3. 실험에 사용한 소요부품 및 장비 4. 데이터표 Data값에 대한 분석(결론) Discussion 실험 20장에 대한 복습문제
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로와 비슷하게 나옴을 예상할 수 있었다. 그리고 우리조는 실험중 바이패스 캐패시터만 제거하여 실험을 하였는데 바이패스 캐패시터를 제거하였을 경우 전압이득이 정상회로에 비해 무척이나 감소함을 알 수 있었다. 실험 22장에 대한 복
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험결과: <AC sweep simulation용 회로> <Bode magnitude plot> <output file> **** 10/16/16 17:53:57 ******* PSpice Lite (March 2016) ******* ID# 10813 **** ** Profile: "SCHEMATIC1-C_AC_SWEEP3" [ C:\Users\윤희찬\AppData\Roaming\SPB_Data\pspice test-PSpiceFiles\SCHEMATIC1\C_AC_SWEEP3.s
  • 페이지 14페이지
  • 가격 500원
  • 등록일 2016.12.24
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top