|
보고서에서 설계한 S/H 회로를 구현하고, 그 동적을 확인하시오.
예비보고서에서 설계한 A/D 변환기를 구현하고, 그 동작을 확인하시오.
실험 결과
위 회로에서 R을 8개로 연결하여서 SW를 on-off해 가면서 Volatage 값을 확인
00000000
-0.010V
00000001
0.00
|
- 페이지 136페이지
- 가격 12,600원
- 등록일 2013.10.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
보고서에서 설계한 S/H 회로를 구현하고, 그 동적을 확인하시오.
예비보고서에서 설계한 A/D 변환기를 구현하고, 그 동작을 확인하시오.
실험 결과
위 회로에서 R을 8개로 연결하여서 SW를 on-off해 가면서 Volatage 값을 확인
00000000
-0.010V
00000001
0.00
|
- 페이지 136페이지
- 가격 13,860원
- 등록일 2012.09.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
따라 조금씩 부식이 일어날 수도 있기 때문에 내가 사용했던 브래드 보드 역시 이론에 가까운 완벽한 상태가 아니었을 가능성이 크기 때문에, 오차가 발생했을 가능성 또한 크다고 생각한다. 1. 회로도
2. 이론값
3. 실험결과
4. 결과분석
|
- 페이지 7페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
설계하는 것이 입력 오프셋 전류에 의한 적분 오차를 줄이는데 유용하다. 적분커패시터의 크기는 물리적인 크기와 단가를 고려하여 이내로 설계한다.
▶실험의 회로는 “연산교류적분기”의 회로로써, 입력오프셋 전압과 입력오프셋 전류의
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2006.06.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 결과
십진값
카운터 순서
Q3
Q2
Q1
Qo
0
0
0
0
0
1
0
0
0
1
2
0
0
1
0
3
0
0
1
1
4
0
1
0
0
5
0
1
0
1
6
0
1
1
0
7
0
1
1
1
8
1
0
0
0
9
1
0
0
1
10
1
0
1
0
11
1
0
1
1
12
1
1
0
0
13
1
1
0
1
14
1
1
1
0
15
1
1
1
1
십진값
카운터 순서
Q3
Q2
Q1
Qo
0
0
0
0
0
1
0
0
0
1
2
0
0
1
0
3
0
0
1
1
4
0
1
0
0
5
0
1
0
1
|
- 페이지 79페이지
- 가격 12,600원
- 등록일 2012.11.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|