|
논리식을 구하면 다음과 같다.
2. 전감산기(Full Subractor)
그림 5.3과 같이 A-B를 하는 경우 n번째 자리에서 수행되는 과정을 보면 n 번째 자리의 감산을 수행하기 이전에 이미 n-1 번째 자리에서 bn=1을 빌려준 상태가 되어 있고, 따라서 현재의 An=0
|
- 페이지 7페이지
- 가격 3,300원
- 등록일 2012.12.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
6. Bistable or flip-flop
실험7. Altera MAX_PLUS program 및 FPGA 사용설명 NAND/NOR 게이트를 이용한 실습
실험8. 전가산기와 전감산기
실험9. N진 카운터 및 10진 카운터
실험10. 시프트 레지스터 및 링 카운터
실험11. MUX & DEMUX
실험12. 디코딩 및 엔코딩
|
- 페이지 132페이지
- 가격 3,000원
- 등록일 2010.04.09
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
같다.
반 감산기 진리표 논리식: d=x\'y+xy\'=xy / b=x\'y
(4)전감산기(FS : full subtracter)
전감산기는 입력 변수 3자리의 뺄셈에서 차d와 빌려오는 수b를 구하는 것이다. 즉 윗자리로부터 빌려온 값을 포함하여 세 비트의 뺄셈을 할 수 있는 회로를 의미
|
- 페이지 2페이지
- 가격 9,660원
- 등록일 2014.02.01
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리식은 다음과 같다. 이 식을 간소화하여 표현하라.
W=A'BC'D+A'BCD'+A'BCD+AB'C'D'+AB'C'D
비교기가 무엇을 뜻하는지 간략하게 쓰시오.
[논리회로 목차] 1. 불대수와 논리회로
2. 논리게이트
3. 조합 논리 회로
4. 덧셈과 뺄셈 회로
5. 해독기
|
- 페이지 20페이지
- 가격 2,300원
- 등록일 2001.03.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
다른 회로의 전가산기를 구성하라. ●실험 목적
●실험 원리
○ 반가산기 (Half-Adder, HA)
○ 전가산기 (Full-Adder, FA)
○ 반감산기 (half subtracter , HS)
○ 전감산기 (full subtractor , FS)
● 결과보고서
○ 비고 및 고찰
○ 문제
○ 고찰
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2007.08.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|