|
광원과 슬릿사이의 거리 0.36m 적색광원의 파장 650nm 녹색광원의 파장 550nm
실험 11 C. 무아레 간섭 실험
1) 검은 줄무늬가 일정 간격 로 그려진 OHP 필름과 종이를 겹쳐서 무아레 간섭무늬를 관찰 측정하라. 줄무늬의 사이각 를 30도에서 5도까지 5
|
- 페이지 4페이지
- 가격 900원
- 등록일 2011.03.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 보고서에 관찰한 파형을 이상적인 zener diode (Vz = 6.2V) 의 경우와 비교한다.
4. 결과 및 토의
V(V)
I(mA)
Vred
Vyellow
10
2.03
2.00
20
2.19
2.13
30
2.34
2.24
40
2.50
2.34
ㆍ 원래 실험 시간에 실험을 못하여 다른 반 실험에 참가를 했었는데 실험 자체가 너무
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2003.12.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
그림 1,2 RC 직렬 회로
그림 3 RC병렬 회로
그림 4 RC 가변저항 회로
그림 5,6 RL 직렬 회로
그림 7 RL 병렬 회로
그림 8 RL 가변저항 회로
|
- 페이지 3페이지
- 가격 1,900원
- 등록일 2020.09.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
3월 17일
전자전기컴퓨터공학부
C반 제 6 조
2004440092 이 소연
2004440093 이 슬기
2004440094 이 안나
2004440095 이 웅
2004440096 이 원규 1. 제 목
2. 날 짜
3. 실험 목적
4. 기구 및 시약
5. 이론적 배경
6. 실험 방법
7. 실험 결과
|
- 페이지 2페이지
- 가격 500원
- 등록일 2004.03.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
d 2 Input OR gate (74LS32) 5개
- Quad 2 Input XOR gate (74LS86) 2개
- 4-bit binary adder(74LS83) 1개
- LED 10개
- Toggle switch 15개
- 점퍼선 다수
3. 설계실습 계획서
(1) 전가산기에 대한 진리표를 작성하라.
A
B
Cin
S
Cout
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
1
0
1
1
1
0
0
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.11.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
.
하지만 PSPICE에서 R2의 저항값을 R1의 저항값의 2배로 설정하고 simulation을 돌리니 원하는 출력전압값이 나오지 않았다. R1과 R2의 비를 더 크게 설정(4.5배)하니까 회로가 정상적으로 동작 하였다.
따라서 회로에서는 R1 : 10㏀ R2 : 45㏀을 사용하
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.11.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
lave의 출력에서 Master의 입력이 피드백 구성은 JK Flip-flop의 특성 전환을 제공한다.
JK latch에서 J와 K의 입력이 둘 다 1이 되면 출력이 끝없이 진동한다. JK Master/Slave 플립플롭을 만들어 위의 문제를 해결할 수 있다. JK Master/Slave 플립플롭은 두 단
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.11.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
어서 2N3019를 사용하였다.
Vc = 0.5V (Run to time = 0.5m)
Vc = 15V (Run to time = 0.08m)
주기 : 180us 주파수 : 5.5kHz
주기 : 50us 주파수 : 20kHz
Vc 값이 증가함에 따라 주기는 감소하고 주파수 값이 증가함을 알 수 있다.
(5) Vco의 중심 주파수가 2 ㎑가 되도록 회로
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.11.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
dd/2 일때 VCO의 이득 (주파수 변화 / Vc의 변화)은 얼마인가?
위상 고정 루프에서 Vco 부분 회로도
simulation 출력파형 (Vdd = 2.5V, run to time = 78us)
Vco의 이득은 (주파수 변화 / Vc의 변화)이다.
Vdd가 5V 일때의 주기는 대략 46us이고, 주파수는 21739.13Hz이다
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.11.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
0
0
13
0
1
1
1
1
1
1
0
0
0
0
14
1
1
1
1
1
1
1
1
1
1
1
Blank
(2) Karnaugh 맵을 이용하여 간소화 된 Sum of product 또는 Product of sum 형태의 불리언 식을 구하여라.
00
01
11
10
00
0
0
0
1
01
0
1
1
0
11
1
1
1
0
10
1
1
0
0
00
01
11
10
00
0
0
0
0
01
0
1
1
0
11
0
1
1
1
10
0
1
0
1
00
01
11
10
00
0
1
0
0
|
- 페이지 4페이지
- 가격 800원
- 등록일 2013.11.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|