|
실험에서의 경향성과 동일하나 그 진폭이 훨씬 커졌다. 블리더 저항기가 추가되었을 때 회로의 전압 변동률이 좋아진다는 이론에 부합하는 결과이다. 또한 회로에 커패시터가 1개 추가되었기 때문에 전압의 첨두치가 훨씬 작아졌다.
④ 바이
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
작게 한 후 증폭기의 신호입력에 연결하고 각단의 출력을 측정한 결과, 이론과 일치하는 증폭된 파형이 출력되었고, 각단의 DC 바이어스 + 사인파 의 형태로 출력되었다. 1. 주제 및 실험 관련사항
2. 전체 회로도
3. 각단 해석
4. 결론
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2006.05.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험과 마찬가지로 예상했던 결과와는 약간 차이가 있었음을 알 수 있다. MOSFET의 특성상 열에 약해서인지 예상했던 결과에서 약간 벗어난 측정 결과를 얻은 것 같다.
2.3 소스 접지 증폭기
2.3.1 실험 회로도
PSPICE 회로도
브레드 보드 구성
2.3.2
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2015.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 완성한다.
실험 내용 및 예상 결과
(1)실험 내용
▲실험회로(기본 회로실험)
①위의 실험 회로를 구성하라. 저항 R1=R2=300[Ω], R3=150[Ω]을 각각 연결하라.
②부하저항 =330[Ω]을 연결하고, 직류전원 V1=12[V]를 인가하라.
③에 걸린 전압 을
|
- 페이지 6페이지
- 가격 500원
- 등록일 2020.07.13
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험은 시간단위가 초단위로 측정을 해야 했기 때문에 Time Div 레버를 이용하여 측정 시간을 길게 하였다. 회로를 구성하고 스위치 단자를 floating 시킨 상태에서 Vcc +9V를 인가하고 스위치를 A점에 인가했더니 실험 결과와 같은 매우 만족할만한
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
① 실험 결과(1) 그림 20-2의 회로를 구성하여라.(2) 입력신호를 1Vp-p로 하고 주파수를 100Hz 로부터 서서히 증가시키면서 출력의 변화를 관찰한다.
회로 구성
일 때, 200Hz
일 때, 400Hz
일 때, 800Hz
일 때, 1600Hz
일 때, 200Hz
일 때, 400Hz
일 때, 800Hz
일 때,
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험에서는 회로를 구성하고 실험하였더니 High state 출력이 약 1초마다 반복되는 출력을 확인할 수 있었습니다. 다시 말해서, 출력전압의 주기는 약 1초이고 듀티 비는 매우 작은 전압의 파형을 출력하는 것을 확인하였습니다. 저항 의 값을 감
|
- 페이지 3페이지
- 가격 2,000원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 구성
< 시뮬레이션 결과 >
- 예비 실험에서 했던 실험과 같습니다. 7404는 Low에서 High로, High에서 Low로 변함에 따라 중간에 펄스신호의 상태가 변하는 것을 확인 할 수 있었고, 7414는 상태가 변하여도 출력 펄스가 깔끔하게 나오는 것을
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험에서 사용될 DCT143Z 소자가 시뮬레이션 프로그램 상에 존재하지 않아서 Q2N2222를 대신 사용하였기 때문으로 생각된다.
(2) PSpice를 이용하여 <그림 3.6>의 콜피츠 발진기 회로를 구성한다.
(a) 출력의 발진주파수를 측정한다.
회로 구성
<
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 절차 - PSpice 시뮬레이션
(1) PSpice를 이용하여 AM 수신기의 동작을 확인한다. <그림 4.3>
회로 구성
< 출력파형 >
5. 설계
(1) 규격 (제한조건)
안테나 입력 : AM송신기의 출력신호 이용
발진 주파수 : 500kHz ~ 1600kHz (수신 주파수)
안테나는
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|