|
논리식을 실행하는 회로를 설계하고 실험한다.
실험부품 및 사용기기
7400 NAND 게이트
LED
DIP 스위치
브레드 보드
5V 직류전압전원 장치
DMM
저항기 330Ω, 1kΩ
이론요약
조합 논리 회로들의 출력은 입력에 의해서만 결정되어진다. 간단한
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2010.08.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
순서 논리 회로 플립플롭( flip-flop) 실험보고서
1. 실험목적
순서논리회로의 기반이 되는 플립플롭을 RS, D, T, JK, 플립플롭 등을 대상으로 하여 동작 원리를 살펴보고, 전반적인 이해를 한다.
2. 이론
디지털 회로는 조합(combinational) 논리회로
|
- 페이지 2페이지
- 가격 1,200원
- 등록일 2009.09.24
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
순서 논리 회로 플립플롭( flip-flop) 실험보고서
1. 실험목적
순서논리회로의 기반이 되는 플립플롭을 RS, D, T, JK, 플립플롭 등을 대상으로 하여 동작 원리를 살펴보고, 전반적인 이해를 한다.
2. 이론
디지털 회로는 조합(combinational) 논리회로
|
- 페이지 2페이지
- 가격 1,000원
- 등록일 2009.08.07
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로
AND 회로
- 2개 이상의 입력단자와 1개의 출력단자를 갖고, 입력단자 모두에 “1”의 신호를 가할 때에만 출력단자에 “1”의 신호가 나타나는 회로 수의 체계
부호의 코드화
기본 논리 회로
부울식의 간략화
조합 논리회로
|
- 페이지 73페이지
- 가격 3,000원
- 등록일 2011.09.05
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Decoder와 7-segment를 이용한 7-segment 구동 회로를 설계하라.
7-segment 구동 회로도 없음
|
- 페이지 3페이지
- 가격 1,300원
- 등록일 2014.04.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
조합 논리회로.
■ 입력 단자 수가 n 개이라면 출력 단자 수는 2n개. (n × 2n 디코더)
■ ROM, RAM과 같은 기억 장치에서 특정한 번지를 선택한다던가 명령 레지스터에 들어 온 명령을 해독하는 데 사용. 실험목적
[1] 디코더(Decoder)
[2] 인코
|
- 페이지 12페이지
- 가격 3,000원
- 등록일 2006.08.03
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식을 표현할 수 있도록 설명한다.
*논리함수를 간소화하는데는 일정한 규칙이 존재하지 않음을 상기시킨다.
*여러항을 결합하거나 소거하기 위한 방법의 이해를 돕는다.
*각 변수의 조합에 따른 결과를 표로 요약할 수 있다.
*공리와 기본
|
- 페이지 6페이지
- 가격 0원
- 등록일 2010.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
NOR회로
다이오드의 논리합회로와 트랜지스터의 부정회로를 조합해서 만든 것이 NOR회로이다. 이것은 OR의 부정연산을 하는 회로로서 NAND회로와 더불어 디지털IC에 널리 사용된다.입력
0
0
1
1
입력
0
1
0
1
출력
1
0
0
0
NAND회로의 진리표(정논리)
|
- 페이지 8페이지
- 가격 6,500원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 그리시오.
표 4.5를 찾을 수가 없습니다.
4.11 복호기의 반대 기능을 갖는 회로를 부호기(encoder)라 한다. 즉, 부호기는 2n개의 서로 다른 정보를 n비트 2진 코드로 바꿔 주는 조합 논리회로이다. 4x2 부호기를 설계하시오.
4.12 MUX의 반대 기능
|
- 페이지 18페이지
- 가격 2,300원
- 등록일 2007.12.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
AND gate는
입력단자의 여러가지 조합에 대하여 논리곱과 동일한 결과를 출력하는 소자. 실험2. 게이트와 부울대수 및 조합논리 회로
AND - Gate
OR - Gate
NOT - Gate
NAND - Gate
NOR - Gate
Exclusive-OR - Gate
Bool 대수란?
Bool 대수의 표기법과 그 예
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2011.05.02
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|