|
레지스터
CLK
Q3
Q2
Q1
Q0
0
0
0
0
0
1
1
0
0
0
2
1
1
0
0
3
1
1
1
0
4
0
1
1
1
5
0
0
1
1
6
0
0
0
1
7
0
0
0
0
다) 종합검토 및 논의
(실습을 통하여 얻은 경험 또는 느낀 점, 검토 및 논의가 필요한 사항 등을 논의)
→ 비동기식 증가형 카운터 회로에서 맨 하위비트(LSB : L
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2005.03.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
까지의 파형 (CRO의 수직입력)을 보고, 그림 10-5에 그려 넣으시오.
Clock
Q1
Q2
Q3
Q4
Q5
그림 10-5 실험 2(d)에 대한 순환형 시프트 레지스터의 파형.
3. 쿼너리(Quanary) 링카운터(43210): 그림 10-4
펄스 발생기가 단일펄스를 발생되도록 세팅하시오.
시프트
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
카운터
[n비트 카운터와 n×2n디코더를 이용한 타이밍 신호생성]
[존슨 카운터]
- 존슨 카운터(switch-tail ring counter): 마지막 f/f의 출력의 보수를 첫 f/f의 입력에 연결한 순환 시프트 레지스터, n비트로 2n개의 상태를 생성
7.4 메모리
- 데이터를 저
|
- 페이지 37페이지
- 가격 3,300원
- 등록일 2001.03.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
연산
4-3-1 래치(latch)와 플립플롭(flip-flop)
(1) 비동기식 S-R 래치(latch)
(2) 동기식 S-R 래치와 S-R 풀리풀롭
(3) D 래치와 D 풀리풀롭
(4) J-K 풀리풀롭
(5) T 풀리풀롭
4-3-2 레지스터와 카운터
(1) 레지스터(register)
(2) 카운터(counter)
|
- 페이지 6페이지
- 가격 4,200원
- 등록일 2013.05.23
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
3P
3. 필요부품 및 기기 ……………………… 3P
4. 실험순서 ……………………………… 3~4P
5. Shift, Counter register란? ……, 5~7P
6. 실험과정 ………………………………… 5P
7. 소감 및 고찰 ……………………… 6~7P
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2011.11.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|