• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 157건

알 수 있다. 이 소자의 허용 대역폭(Bandwidth)은 30Khz부근이다. rm f_p = SR over {2pi V_r} 에서 rm {0.76 times 10^6} over {2 pi 9.875} = 12.249~KHz , 오차 -144.9% OP AMP(연산증폭기)의 특성 1. 제목 2. Abstract 3. Simulation Result 4. Experiment Result 5. conclusion
  • 페이지 28페이지
  • 가격 1,200원
  • 등록일 2008.09.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
연산증폭기 -(10/10x5 + 10/10x5) = -10V 위의 이론값들에서 약간의 오차가 나게 결과값이 나올 것으로 예상된다. 3. 참고문헌 - 전기 전자 개론 (광명) - 일반 전자 공학 (삼원출판) - 전기 공학 (학문사) ※실험제목 : OP-AMP(연산 증폭기)의 작동원리
  • 페이지 4페이지
  • 가격 500원
  • 등록일 2015.04.04
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
연산증폭기의 반전 및 비반전 증폭기의 동작 원리를 이해한다. -연산증폭기를 이용한 가산기의 동작 원리를 이해한다. -연산증폭기의 차동 증폭기의 동작 원리를 이해한다. 2. 핵심 내용 정리 (1)연산증폭기 (Op-Amp) -연산증폭기란 덧셈, 뺄셈,
  • 페이지 5페이지
  • 가격 9,660원
  • 등록일 2013.12.29
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
정값 통과 5.008 1.022 0.334 0.327 0.327 통과안됨 5.008 1.022 0.334 0.327 0.327 3. 시뮬레이션 기본 연산 증폭기 회로의 주파수 응답 입력전압(V) 입력주파수(Hz) 출력전압(V) 출력주파수(Hz) 전압이득 이론값 측정값 1 2.017 49.994 17.407 49.992 10 8.63 2 2.002 100.058 17.3
  • 페이지 4페이지
  • 가격 700원
  • 등록일 2008.12.22
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
연산증폭기 ( OP Amp ) 개요 연산 증폭기는 두 개의 입력단자와 한 개의 출력단자를 갖는다. 연산증폭기는 두입력단자 전압간의 차이를 증폭하는 증폭기이기에 입력단은 차동증폭기로 되어있다. 연산증폭기를 사용하여 사칙연산이 가능한 회
  • 페이지 8페이지
  • 가격 1,300원
  • 등록일 2010.03.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top