|
Orcad결과가 책에 있는 값들과는 다소 차이가 있었다. 조교선생님께 물어본 결과 책에 있는 결과는 PSPICE의 결과이기 때문에 Orcad결과와는 다소 차이가 있을 수 있다고 들었다. 실험 .증가형 MOSFET의 단자 특성과 바이어싱
1.Orcad 결과
2.실
|
- 페이지 5페이지
- 가격 1,300원
- 등록일 2014.03.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험. Timer LM555실험 : 비안정 바이브레이터
1.Orcad 결과
< RA = 4.7k , RB = 4.7k 일때 >
-회로-
-파형-
< RA = 4.7k , RB = 2.35k 일때 >
-회로-
-파형-
< RA = 4.7k , RB = 9.4k 일때 >
-회로-
-파형-
< Astable operation (비안정 발진 동작)>
-회로-
-파형-
2.
|
- 페이지 8페이지
- 가격 1,800원
- 등록일 2014.03.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험.NMOS 증폭기
1.Orcad 결과
<공통 - 소스 증폭기>
1) 입력 및 출력 전압 파형
-회로-
-파형-
2) 입력 저항 측정
-회로-
-파형-
3) 출력 저항 측정
-회로-
-파형-
<공통 - 게이트 증폭기>
1) 입력 및 출력 전압 파형
-회로-
-파형-
2) 입력 저항 측
|
- 페이지 13페이지
- 가격 2,300원
- 등록일 2014.03.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결과 이득 여유는 15dB정도이고 위상여유는 5˚정도로 발진하기 쉽다. 여기서 연산미분기의 고주파 잡음에 대한 민감성과 회로의 불안성은 높은 주파수 대역에 영점을 위치시켜 위상여유를 크게 함으로써 보완될 수 있다. 이것은 미분 커패시
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2006.06.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험. BJT 차동 증폭기
1.Orcad 결과
<차동쌍의 컬렉터 전류 대 차동 입력 전압 특성>
-회로-
-파형-
<차동쌍의 차동 출력 전압 대 차동 입력 전압 특성>
-회로-
-파형-
<차동쌍의 입력 및 출력 전압 파형>
-회로-
-파형-
<차동쌍의 입력
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2014.03.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|