|
50㎷가 되면 다음과 같이 아래쪽에 일그러진 출력을 얻게 된다.
이는 입력전압이 MOS-FET의 선형영역을 벗어나고 있기 때문에 일어나는 현상이다. 이 때에도 위쪽의 일그러지지 않은 파형을 관찰해보면 이득이 20정도가 됨을 알 수 있다.
|
- 페이지 3페이지
- 가격 500원
- 등록일 2008.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이용한 RC발진회로라든지, 하이틀,콜피츠와 같은 LC 발진회로 그리고 X-TAL 발진회로등과 같이 특정한 발진회로를 이용해 만든 신호를 오실레이터라 합니다.
3. 시뮬레이션 . LC 발진기 회로 P-spice 시뮬레이션 수행 결과
회로도 )
시뮬레이션 결
|
- 페이지 6페이지
- 가격 1,200원
- 등록일 2008.12.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Gate가 단락되어 있으므로 입력저항은 무한대가 된다. 그리고 이러한 Source Follower를 이용하여 버퍼를 만드는데, 이때 버퍼의 Gain은 1이 되도록 하고, 출력저항을 작게 만든다. 1) n-채널 MOS의 Vt값 측정 및 I-V 특성 실험
2) MOS 증폭기 실험
|
- 페이지 4페이지
- 가격 500원
- 등록일 2008.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
P-spice를 활용한 설계 시뮬레이션
(1) Trans (공통모드 / 차동모드) 해석------------------------(p.8)
(2) AC sweep (공통모드 / 차동모드) 해석--------------------(p.8)
(3) 이론값들과 시뮬레이션 값 오차비교-------------------------(p.9)
(4) 시뮬레이션을
|
- 페이지 10페이지
- 가격 9,660원
- 등록일 2013.12.16
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
이용한 반전 증폭기 작성
2) 다이오드를 이용한 리미터 회로 작성
(3) 설계과정 중 결정
1) 반전증폭기 설계
2) 다이오드를 이용한 리미터회로
(4) 회로도 &시뮬레이션 결과
1) 반전증폭기 회로도& 시뮬레이션결과
2) 리미터 회로도 & 시뮬
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2008.10.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|