|
제14장 트랜지스터, FET 기본회로
14-1 트랜지스터의 Vce-Ic 특성
-회로해석
베이스전류가 0일 때는 콜렉터전류가 거의 흐르지 않는 차단영역 상태이다가 베이스 전류가 흐르면 바로 Vcc간 전위가 매우 작아지며(약 0.2V 수준)큰 콜렉터전류를 형성
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2011.03.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로는 발진을 하게 되고, LED구동 회로의 멀티바이브레이터회로가 발진을 하여 트랜지스터1을 발진 주기에 맞춰서 ON-OFF시키고, 반전회로에 의해서 트랜지스터2가 ON-OFF되어 녹색 및 적색 LED에 교대로 불이 들어오게 된다.
LED점멸의 주기는 LED
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2005.11.28
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
의
크기를 키울 수 있으나, 발진과 같은 추가적인 문제점도 해결해야 한다.
전원없이 쉽게 구성이 가능하지만,
손실로 인해 출력이 작아서 큰 LO 전력 또는 buffer amp등이 필요해진다
5. 실험내용(회로구성 및 실험결과)
1) Design : Curver Tracer
①
|
- 페이지 23페이지
- 가격 3,000원
- 등록일 2010.04.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도(CS)>
여기서 ,는 그림3과 비교할 때, 각각의 관계를 갖는다. 증폭기에 대한 전압증폭도 , 입력저항 출력저항 를 구하면, 아래와 같다.
FET의 특성과 트랜지스터 및 진공관 특성 비교
FET는 전계 효과 트랜지스터라 불리는 트랜지스터로써
|
- 페이지 14페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
의 발진기로서 유익하게 이용되고 있다.
*Wien 브리지 발진기
피드백 회로를 사용한 발진회로이다. 그림 3은 그것을 나타내었다. 증폭기의 전압 이득 및 피드백 계수는 각각
A = V_o over V_i = 1 + R_1 over R_2
(8)
beta = V_f over V_o = Z_2 over { Z_1 + Z_2 }
이것
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2004.09.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|