제 9장 (예비) 연산 회로 설계 실험
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

본문내용

문에 인텔에 비해서 뛰어난 성능을 가지고 있음에도 불구하고 많은 사용자를 확보하지 못하고 있다. 단지 고성능의 대용량 데이터 처리가 필요하고 소프트웨어 활용이 비교적 고정되어 있는 워크스테이션을 중심으로 해서 많이 사용되고 있다. RISC는 명령어가 전부 1워드(word) 길이로 짧고 파이프라인(pipeline)과 슈퍼 스칼라(super scalar)를 통해서 멀티 태스킹이 가능하므로 CISC에 비해서 많은 레지스터를 가지고 있다는 특징을 가진다.
- RISC 방식에서의 기능 -
S
A
B
출력
기능
S3
S2
S1
S0
M
Cn
A3
A2
A1
A0
B3
B2
B1
B0
F3
F2
F1
F0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
A plus 1
0
0
0
0
0
1
0
0
0
0
0
0
0
0
0
0
0
0
A
0
0
0
0
1
1
0
0
0
0
0
0
0
0
1
1
1
1
A'
0
0
0
1
1
1
0
0
1
1
1
0
1
0
0
1
0
0
(A+B)'
0
1
0
0
1
1
0
0
1
1
1
0
1
0
1
1
0
1
(AB)'
0
1
1
0
1
1
0
0
1
1
1
0
1
0
1
0
0
1
AB
0
1
1
0
0
0
0
0
1
1
1
0
1
0
1
0
0
1
A minus B
1
0
0
1
0
1
0
0
1
1
1
0
1
0
1
1
0
1
A plus B
1
0
1
1
1
1
0
0
1
1
1
0
1
0
0
0
1
0
AB
1
1
1
0
1
1
0
0
1
1
1
0
1
0
1
0
1
1
A+B
1
1
1
1
0
1
0
0
1
1
1
0
1
0
0
0
1
0
A minus 1

키워드

연산 회로,   ALU,   RISC
  • 가격1,500
  • 페이지수5페이지
  • 등록일2007.11.05
  • 저작시기2006.7
  • 파일형식한글(hwp)
  • 자료번호#435535
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니