본문내용
6소자를 사용할 경우 5번 핀은 Vcc에, 13번핀은 접지한다.)
③아래 그림과 같이 각 소자의 입력단자와 출력단자를 단선으로 결선한다.
④전원을 ON하고 표에 주어진대로 각 입력단자에 0[V](또는 논리 0 레벨)와 5[V](또는 논리 1레벨)를 인가한 후, 오실로스코프(또는 멀티메터) 또는 LED의 ON/OFF에 의해 출력되는 신호를 측정하여 표에 기록한다.
⑤표의 입력에 따른 동작특성은 타이밍도에 나타낸다.
(2)실험 2 : T-FF의 실험
JK-FF의 J, K 입력을 서로 연결하여 T-FF을 구성한다. 아래 그림과 같이 기본 게이트로 구성된 JK-FF로부터 T-FF을 구성하고 입력 T에 대한 출력 Q와 Q(bar)를 확인하여 표에, 동작특성은 타이밍도에 나타낸다.
①실험 1의 ①~⑤를 반복한다.
③아래 그림과 같이 각 소자의 입력단자와 출력단자를 단선으로 결선한다.
④전원을 ON하고 표에 주어진대로 각 입력단자에 0[V](또는 논리 0 레벨)와 5[V](또는 논리 1레벨)를 인가한 후, 오실로스코프(또는 멀티메터) 또는 LED의 ON/OFF에 의해 출력되는 신호를 측정하여 표에 기록한다.
⑤표의 입력에 따른 동작특성은 타이밍도에 나타낸다.
(2)실험 2 : T-FF의 실험
JK-FF의 J, K 입력을 서로 연결하여 T-FF을 구성한다. 아래 그림과 같이 기본 게이트로 구성된 JK-FF로부터 T-FF을 구성하고 입력 T에 대한 출력 Q와 Q(bar)를 확인하여 표에, 동작특성은 타이밍도에 나타낸다.
①실험 1의 ①~⑤를 반복한다.
키워드
추천자료
- 반도체 메모리의 종류와 그 원리
- Ch13. 시프트 레지스터<디지털회로실험//경희대학교>
- [정보처리]PC의 구성 요소(하드웨어) - 워드프로세서(문서실무)
- 8Bit Shift Register
- 동기식카운터synchronous
- 컴퓨터 논리회로
- [DLD실험6]레지스터 구성
- 레지스터 실험 예비 보고서
- 주기억장치인 RAM과 ROM에 대하여
- 최신 디지털 공학 실험 10판 실험결과보고서 19
- [결과]실험18. 단안정 및 비안정 멀티바이브레이터
- 순서논리회로 - 시프트레지스터 결과 보고서
- FLIP FLOP, COUNTER, SHIFT REGISTER(예비+결과)(기초회로실험)
- 디지털 회로 (자판기 회로 레포트)