|
1. 제목: 고속 동작 곱셈기 설계
2. 목적
고속 동작 곱셈기의 설계를 통해 곱셈 과정에 있어서 shift and add를 이해하고 곱셈기 구현을 위한 여러 가지 기법들을 익히며 sequential circuit의 설계 흐름을 숙지한다. 또한 VHDL을 이용한 곱셈기 설계를
|
- 페이지 8페이지
- 가격 13,860원
- 등록일 2012.12.17
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
2/e
아진, 실습으로 배우는 VHDL, 이강/장경선, 증보판
http://asicfpga.com/site_upgrade/asicfpga/pds/dsp_pds_files/mul.ppt 1. 제목 : 고속 동작 곱셈기 설계
2. 목적
3. 목표 및 기준 설정
4. 합성 및 분석
5. 시험 및 평가
6. 논의 사항
7. 참고문헌
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2013.08.08
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
6. 논의 사항
1) Booth 알고리듬과 일반 shift and add 알고리듬의 차이점을 논하시오.
일반 shift and add algorithm은 곱셈을 수행하는데 있어서 시프트-더하기 곱셈 알고리즘이 항상 제대로 동작하지 않는다. 특히 하나 또는 두 개의 오퍼랜드가 음수
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2014.05.20
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
고속동작(高速動作)에 적합하며, 마이크로파 수신 혼합기, 고속 논리용 다이오드 등에 사용된다.
★쇼트키 다이오드의 특징
Part2_1. 쇼트키 베리어란?
금속과 반도체를 접촉시켰을 때 발생하는 전위의 장벽.
전류는 이 장벽 때문에 한 방향
|
- 페이지 24페이지
- 가격 3,000원
- 등록일 2006.12.17
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
고속동작의 장점을 취함
q HiFD(High Floppy Disk) 및 슈퍼디스크
3.5인치 디스켓과 호환 가능
각각 200MB, 120MB 저장
q ZIP 디스크
별도의 드라이브와 프로그램
필요, 디스켓과 호환 안됨
100MB-250MB 저장
착탈식 대용량 저장장치
q 착탈식 하드디스크(hot sw
|
- 페이지 23페이지
- 가격 500원
- 등록일 2003.10.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|