|
캐패시터의 크기는 적절하게 그 실험에 맞는 값을 선택하는 것이 가장 좋은 방법이라고 생각해 보았다.
실험 3장에 대한 복습문제
1. 그림 3-1의 회로에서 캐패시터 입력필터의 시정수는 얼마인가?
(a) 1ms (b) 10ms (c) 100ms (d) 1s
⇒ (시정수)=R× C의
|
- 페이지 8페이지
- 가격 1,300원
- 등록일 2009.06.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결과를 로그파일과 이미지파일로 저장한다.
7. 정리를 하고 모든 전원을 차단한다. ■ 실험회로 1: 반파 정류 회로
■ 실험회로 2: 전파 전류 회로
■ 실험회로 3: 캐패시터 필터 평활회로
■ 실험회로 4: 제너 다이오드를 이용한 전압 레귤
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2016.05.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
정류회로를 Spice로 구성하고 입력 주기함수가 8V, 60Hz에 대해 DC 출력 전압을 구하시오. 예상한 결과를 얻는지 검토하시오.
=>
시뮬레이션의 결과 로,
약 1.1V의 오차가 발생하였다. 1. 실험 목적
2. 이론
3. 실험기기 및 부품
4. 예비실험
|
- 페이지 8페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로해석 - JOHNSON
② 기초전기전자공학실험 대한전자공학회 교학사 2006
③ (만들면서 배우는) 전자기초 - 안희백
④ 전자부품을 활용하자 - 김보연
⑤ Spice 기초와 활용 (ver 16.0) 최평 외 복두출판사 2008
⑥ http://www.alldatasheet.co.kr 1. 설계 배
|
- 페이지 12페이지
- 가격 6,300원
- 등록일 2015.09.07
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
캐패시터에 충전된 전압이 peak를 유지하기 때문이라고 생각할 수 있다. 시정수 값이 좀 작아진다면 좀 더 이론에 가까운 결과를 얻을 수 있었을 것이다.
7. 참고문헌
※ Microelectronic CIRCUITS, 5th, Sedra/Smith, Oxford, chap 3
※ 대학전자회로 실험, 1997년
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2013.09.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|