|
NAND NOR같은 경우는 진리표를 외우고 있었지만, XOR게이트와 XNOR 게이트의 진리표는 아직 생소했는데 VHDL로 구현해 키트로 실험을 해보니 많은 도움이 되었 다. 처음으로 실험키트를 이용해 실습을 하였는데 VHDL로 구현한다는 것이 익숙하지 않
|
- 페이지 14페이지
- 가격 3,000원
- 등록일 2011.06.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결한 것과 같은 원리
-NAND 게이트의 표시기호는 AND 게이트의 표시기호 끝에 NOT
-게이트의 표시기호에서 따온 작은 동그라미를 붙여서 만듬
- 입력중 하나만 “0”이면 출력은 “1”
- NAND 게이트의 논리식은 AND와 NOT 게이트의 논리식을 결합
해
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2011.06.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털공학실험 ? VHDL 실습(AND, OR, NOT, NAND, NOR) 결과 보고서
※ 모든 사진은 위에서부터 모듈, 테스트벤치, 시뮬레이션, 진리표 순서입니다.
|
- 페이지 9페이지
- 가격 1,500원
- 등록일 2021.01.07
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
nand, not gate로 code를 짜나, VHDL의 If else 문을 이용하여 프로그래밍을 하는 것이나 결과는 같았다. 이론적으로도 서로 동일한 내용임을 3.이론 과 4. 설계방법에서 확인하였다. block diagram으로 설계한 D F/F도 동일하였다. VHDL에서 logic gate로 프로그
|
- 페이지 8페이지
- 가격 1,800원
- 등록일 2013.08.07
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
VHDL 기술을 쓰시오. 각각의 5ns 의 지연 을 갖고 인버터는 2ns의 지연을 갖는다.
X <= A and B and C after 5ns;
Y <= B nor C after 5ns;
E <= X or d after 5ns;
F <= A nand Y after 5ns;
FI <= not F after 2ns;
Z <= E xor FI after 5ns;
<vhdl로 구현하여 실행시키려 하였
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2006.11.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|