목차
1. 실험명 : FFT 해석실험
2. 실험 관련이론
3.실험 장치
4. 실험 방법
5.실험 결과
2. 실험 관련이론
3.실험 장치
4. 실험 방법
5.실험 결과
본문내용
및 경향관리 기능
▶ 블록 다이어그램
채널의 아나로그 신호를 입력단의 필터를 거쳐 연산 증폭기(Operational Amplifier)를 통해 디지털 신호에서 검출 가능한 신호로 증폭하여 아나로그 디지털 변환기(ADC)에 입력된다. 이때 최대 51.2kHz, 24bit 의 고속 및 고분해능으로 데이 터를 일정한 시간으로 표본화(Sampling) 한다. 디지털 신호처리(DSP)의 직렬포트를 통해 일정한 시간간격(clock time)에 맞추어 ADC 로 부터 데이터가 입력되며, DSP 로의 입력이 끝나는 시점에서 필터처리를 수행한다. 처리된 데이터는 FPGA(Field Programmable Gate Array)를
통해 FIFO 방식으로 메모리에 저장된다. FIFO 에 저장된 데이터는 마이크로 프로세서내의 직접 메모리 전송방식(DMAC)으로 최종 마이크로 프로 세서(MPU)에 데이터를 전송합니다. MPU로 부터의 데이터는 LAN chip 내의 버퍼(buffer)에 기입되어 PC로 데이터를 전송한다.
3.실험 장치
여기다가 사진 넣고 글써라..^^;; 형들꺼보니까 그냥 사진하고 센서랑 이런거 밖에 안했더라..
4. 실험 방법
① 진동수를 측정할 적당한 물체를 정한다.
② 노트북에 진동수를 측정해주는 하드웨어장비를 연결한다.
1번(A ch) input adapt 가진햄머 연결.
2번(B ch) input adapt 가속도계 연결.
③ 프로그램을 실험하기 위해 최적상태로 설정한다.
④ 시험물체를 공중에 매단다.
⑤ 센서에 왁스를 묻힌 후 시험물체에 떨어지지 않게 부착시킨다.
⑥ 충격해머로 실험물체를 진동시킨다.
이
▶ 블록 다이어그램
채널의 아나로그 신호를 입력단의 필터를 거쳐 연산 증폭기(Operational Amplifier)를 통해 디지털 신호에서 검출 가능한 신호로 증폭하여 아나로그 디지털 변환기(ADC)에 입력된다. 이때 최대 51.2kHz, 24bit 의 고속 및 고분해능으로 데이 터를 일정한 시간으로 표본화(Sampling) 한다. 디지털 신호처리(DSP)의 직렬포트를 통해 일정한 시간간격(clock time)에 맞추어 ADC 로 부터 데이터가 입력되며, DSP 로의 입력이 끝나는 시점에서 필터처리를 수행한다. 처리된 데이터는 FPGA(Field Programmable Gate Array)를
통해 FIFO 방식으로 메모리에 저장된다. FIFO 에 저장된 데이터는 마이크로 프로세서내의 직접 메모리 전송방식(DMAC)으로 최종 마이크로 프로 세서(MPU)에 데이터를 전송합니다. MPU로 부터의 데이터는 LAN chip 내의 버퍼(buffer)에 기입되어 PC로 데이터를 전송한다.
3.실험 장치
여기다가 사진 넣고 글써라..^^;; 형들꺼보니까 그냥 사진하고 센서랑 이런거 밖에 안했더라..
4. 실험 방법
① 진동수를 측정할 적당한 물체를 정한다.
② 노트북에 진동수를 측정해주는 하드웨어장비를 연결한다.
1번(A ch) input adapt 가진햄머 연결.
2번(B ch) input adapt 가속도계 연결.
③ 프로그램을 실험하기 위해 최적상태로 설정한다.
④ 시험물체를 공중에 매단다.
⑤ 센서에 왁스를 묻힌 후 시험물체에 떨어지지 않게 부착시킨다.
⑥ 충격해머로 실험물체를 진동시킨다.
이
소개글