• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,257건

회로를 설계하시오. F(A,B,C) = BC A 00 01 11 10 0 0 1 3 2 1 4 5 7 6 EPI1 = = BC EPI2 = = AC EPI3 = = AB F(A,B,C) = = EPI1 +EPI2 +EPI3 = BC + AC + AB A B C V 3.3 다음의 논리함수들을 SOP와 POS의 형태로 간략화 하시오. Input variable Minterm Maxterm Output a b c Term Designation Term Designati
  • 페이지 9페이지
  • 가격 500원
  • 등록일 2007.07.28
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
작품 구성시 문제점 2. 작품의 실제 구성 3. 사용된 부품, 공구 4. Orcad Capture 프로그램으로 그린 회로도 5. 브레드보드에 구성한 사진 6. 만능기판에의 실제 구성 7. 만능기판에 구성한 완성 사진 8. 결과 및 토의
  • 페이지 6페이지
  • 가격 2,000원
  • 등록일 2009.05.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리식 : ② 논리기호 : ③ 진리표 입력 출력 A B F L(0) L(0) H(1) L(0) H(1) L(0) H(1) L(0) L(0) H(1) H(1) L(0) ④ 논리동작 : A가 1또는 B가 1이면 F는 0이다. Reference : -전기전자공학개론, Giorgio Rizzoni지음, Mc Graw Hill 출판 -회로이론, Hayt지음, 강철호 역, Mc Gra
  • 페이지 4페이지
  • 가격 1,000원
  • 등록일 2008.12.17
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
+ b′ bc a 0 1 00 1 1 01 1 1 11 1 0 10 1 0 East a b c ←G YG R 0 0 0 0 0 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 1 0 0 1 1 0 0 0 0 1 1 0 1 0 0 1 1 1 0 1 0 0 1 1 1 0 1 0 ←G = a b c′ , YG = a b c , R = a′ + b′ 1. 실험제목 2. 실험개요 3. 상태변화표 4. 상태변화표에 따른 카노맵 작
  • 페이지 2페이지
  • 가격 1,300원
  • 등록일 2007.04.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
 논리 회로 간소화 - 실험목표 - 사용부품 - 이론요약 - 실험순서 - 추가조사 - 보고서 ( 데이터 및 관찰 내용, 결과및 결론 )
  • 페이지 10페이지
  • 가격 1,300원
  • 등록일 2014.06.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
라고 한다. setup time Ts는 클록의 상승 모서리 시점 이전에 동기식 입력신호가 변하지 않아야 되는 최소 시간간격을 말하며, hold time Th는 클록의 상승 모서리 시점 이후에 동기식 입력신호가 변하지 않아야 되는 최소 시간간격을 말한다. < 74L
  • 페이지 5페이지
  • 가격 6,300원
  • 등록일 2015.07.31
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
스위치(2개), 74LS08(Quad 2Input AND GATE), 74LS32 (Quad 2Input OR GATE), 74LS04(Hex Inverter) 4 실험 방법 1) 부록의 74LS08을 참조하여, 전원 OFF상태에서 그림과 같이 회로를 구성 (이후 특별한 사항이 없는한 {V}_{CC} 는 +5V에 연결한다.) 2) 전원 ON; SW1,SW2를 조작 3)
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2003.03.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
드 모르간의 법칙 1. 실험 목적 ▣ 드 모르간 법칙을 소자를 이용하여 실험적으로 증명한다. ▣ 드 모르간 법칙을 이용하여 부울대수 변환 및 논리회로를 간소화하는 능력을 익힌다. ▣ 논리소자의 동작을 이해한다. 1. 실험 목적 2.
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2015.03.13
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
1. 실험목적 가. 반가산기와 전가산기의 원리를 이해한다. 나. 반가산기와 전가산기의 설계를 통해 조합논리회로의 설계방법을 공부한다. 다. 상용 ALU(산술논리 연산장치)의 기능을 이해한다. 라. 상용화된 4비트 ALU를 이용하야 두 수의
  • 페이지 9페이지
  • 가격 1,500원
  • 등록일 2021.01.07
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
A=1, B=1, C=0 출력 = 1 A=1, B=1, C=1 출력 = 1 C. (7) 3입력 논리회로 Y=ABC A=0, B=0, C=0 출력 = 0 A=0, B=0, C=1 출력 = 0 A=0, B=1, C=0 출력 = 0 A=0, B=1, C=1 출력 = 0 A=1, B=0, C=0 출력 = 0 A=1, B=0, C=1 출력 = 0 A=1, B=1, C=0 출력 = 0 A=1, B=1, C=1 출력 = 1 C. (9) 4입력 OR 게이트 Y = A+B
  • 페이지 6페이지
  • 가격 4,200원
  • 등록일 2013.10.25
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top