• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,836건

논리식 및 회로도 등을 나타내었다. (a) 상태천이도 (b) 여기표 (c) 논리식 (d) 회로도 그림 9-6. BCD 카운터 3. 사용부품 및 계기 오실로스코프 Function generator 74LS112(2개) 74LS00(1개) 1. 실험목적 2. 관련이론 1) 동기식 순차회로와 비동기식 순차
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2005.09.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험회로3 1) 실험과정 2) 실험결과 이번 실험은 정리 6)의 동일법칙을 검증하기 위한 회로를 설계하고 확인하는 실험이었다. 같은 종류의 입력이 들어왔을 때 OR게이트를 통과하면 논리합의 연산을 수행한다. 1과1의 논리합은 1이고, 0과 0의 논
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2010.04.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
Decoder/Drive) 4. FND507(0.5inch 7-Segment Numeric LED Displays) 5. NE555(Timer) 1. 명제 2. 설계 목적 3. 설계 순서 4. 사용 기기 및 부품 5. Block Diagram 6. 각 부분의 회로 구성 7. 소자값 계산 8. 회로 연결 9. 컴퓨터시뮬레이션 10. 최종측정 11. 영향 12. 결
  • 페이지 15페이지
  • 가격 2,300원
  • 등록일 2012.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로를 만드는 것만 해도 중간에 실수를 하여서 출력 파형이 잘못 나오는 경우도 생기는데 어떻게 설계를 하는 것인지 궁금하기도 하다. 결과 및 토론 이번 실험은 OR, XOR게이트를 만드는 것과 펄스 파형을 이용해 OR, XOR의 논리게이트를 테스
  • 페이지 8페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로이므로 오차는 나타나지 않았다. 실험하는 과정에서도 굉장히 복잡한 회로가 구성되겠지만 실험 전에 미리 필요한 IC회로의 개수와 구성을 생각해두어 실험하는데 어려움을 줄일 것이다. 이번 설계에서는 SN7404, SN7408, SN7432 소자가 필요
  • 페이지 7페이지
  • 가격 1,500원
  • 등록일 2017.04.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
(공주대학교 디지털 가상실험실) 6)http://princess.kongju.ac.kr/DigitalMain/dvlec/textbook/chap06/digital06_frame.htm (가산기, 감산기에 대한 전반적 이론과 소자들의 데이터시트 자료) 3. Datasheet 1.실험 제목 2.실험 목적 3.실험 이론 4.결과 예상치
  • 페이지 17페이지
  • 가격 2,000원
  • 등록일 2007.01.09
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로를 하나더 설계해 보았다. D플립플롭을 하나 더 사용하여 쉬프트 레지스터처럼 사용한 후 각각의 출력 값을 원하는 값으로 AND를 시키면 원하는 값일때 출력이 나오지 않을까 하는 의문이 들어서 실험해 보았다. 신호가 0101이 들어오면 앞
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2007.04.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
사용될 수 있습니다. 이 지연 시간은 클력 주파수를 변화시킴으로써 늘리거나 줄일 수 있습니다. 또한 데이터 비트의 자리이동을 통해 산술 및 논리연산을 수행할 수 있도록 합니다. 실험목적 실험준비물 예비과제 실험 설계 및 고찰
  • 페이지 10페이지
  • 가격 1,500원
  • 등록일 2021.09.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로이다. 기억소자라는 것을 활용해서 더 복잡한 회로를 꾸밀 수 있도록 연습과 노력이 필요해 보인다. 1. Title 2. Name 3. Abstract 4. Background (1). 순차논리회로 (Sequential Logical Circuit) (2). SR Latch 회로 (3). D Flip-Flop (4). JK Flip-Flop
  • 페이지 18페이지
  • 가격 2,000원
  • 등록일 2008.11.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험. Altera Quartus를 이용한 디지털 회로 설계에 관한 문서 DigitalDesign1.pdf 전가산기:2bit의 자리수와 carry를 더하는 3bit의 합을 나타냄 x y z c s 0 0 0 0 0 0 0 1 0 1 0 1 0 0 1 0 1 1 1 0 1 0 0 0 1 1 0 1 1 0 1 1 0 1 0 1 1 1 1 1 [진리표] [논리게이트] C = x y + z (x y),
  • 페이지 4페이지
  • 가격 1,600원
  • 등록일 2015.02.26
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top