|
PPT자료
ORCAD 회로도
PCB아트워크
거버파일 1.PPT자료
2.ORCAD 회로도
3.PCB아트워크
4.거버파일
|
- 페이지 15페이지
- 가격 2,300원
- 등록일 2009.06.15
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
많다. 응용에는 레지스터, 주파수 분주기(frequency divider), 계수기(counter) 등이 있다.
8.참고문헌
논리회로설계, 김종현저 연세대학교 출판부
최신디지털논리회로, 하재철.문상재 공저 ok press
Digital Fundamentals Tenth Edition, Thomas L. Floyd, prearson
|
- 페이지 8페이지
- 가격 1,800원
- 등록일 2013.07.06
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도.
총 결과 회로도
74ls90 (10진 bcd 카운터)
74ls47 (7세그먼트 디코더)
17555 (VCO : 클럭 발생회로칩)
참고 : 디지털회로설계
http://www.postech.ac.kr/class/chem241/20020419/pH%20meter.htm
컴퓨터시스템구조 1.각 입력 조건에 따른 진리표.
2.7-세그먼트
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2003.10.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
설계에서 가장 중요한 사항임
하강지연시간(tPHL)
» 출력이 논리 1에서 논리 0으로 변화하는 데 소요되는 시간
상승지연시간 (tPLH)
» 출력이 논리 0에서 논리 1로 변화하는 데 소요되는 시간
전파지연 (tpd) 은
|
- 페이지 6페이지
- 가격 4,200원
- 등록일 2012.12.17
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
Quartus2, altera, HBE-combo2이용한 piezo구현(핀설정완벽)
|
- 페이지 2페이지
- 가격 5,000원
- 등록일 2008.12.29
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
Problems
2.1 Use algebraic manipulation to prove that x + yz = (x + y) • (x + z)
(x + y) • (x + z) = xx + xz + xy + yz
= x + xz + xy + yz
= x • (1 + z + y) +yz
= x • 1 +yz
= x + yz
2.2 Use algebraic manipulation to prove that (x + y) • (x + y’) = x 없음
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2011.10.11
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로로
F = B+(C(A+D')) = (B+(C'+(A+D')')')''
변환하시오.
2.7 2비트 데이터에 1비트를 MSB에 추가하여 홀수 패리티(odd parity)를 발생시키는 회로를 설계하려고 한다.
A(D1)
B(D0)
P
0
0
1
0
1
0
1
0
0
1
1
1
(가) 진리표를 작성하시오.
(나) AND, OR, NOT 게이트를 이용하
|
- 페이지 12페이지
- 가격 500원
- 등록일 2006.05.22
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
구상 회의
11월 29일 : 디지털회로 설계 및 부품 선정
12월 2일 : 회로 배선 및 제작, 작동 확인
12월 3일 : 최종 점검 및 보완
12월 7일 : 텀 프로젝트 발표 목차
1. 주제선정동기
2. 주제소개
3. 진리표
4. 하드웨어
5. 진행계획
6. Q&A
|
- 페이지 10페이지
- 가격 1,800원
- 등록일 2014.05.25
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
설계를 통해 BCD 카운터(74LS192P), 분주회로(74LS90), 클럭회로(SCO-020 1MHz), 디코더 등의 디지털 회로를 이해하는 총체적인 실험이다. SCO-020칩은 1MHz에서 수십 MHz에 이르는 다양한 종류의 칩들이 존재하나 각각의 칩은 한 가지 종류의 클럭 신호만 발
|
- 페이지 5페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
설계실습 계획서를 통하여 AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR, NXOR 게이트의 기능을 갖는 회로를 설계해보고 그 동작을 확인해 볼 수 있었다. 또한 AND 게이트와 OR게이트 각각의 입출력 시간 딜레이를 구하는 방법과 NAND 게이트가 동작하
|
- 페이지 9페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|