• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,004건

디지털시계를 제작함으로서 회로구성의 용이성, 범용성 등의 장점을 직접 체험할 수 있으며 지금까지 배운 디지털 시스템에 대한 모든 이론을 실생활에 접목시킬 수있다. 부품/ 준비물 브래드보드판 1개 GAL16V8D 14개 7-Segment 7개 니퍼,
  • 페이지 18페이지
  • 가격 2,000원
  • 등록일 2013.04.29
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
기존 설계와 차이점 제시 (신규성, 우월성) 우월성 - 가능한 최소의 연산장치를 사용하여 구현화함 경제적인 설계가 가능하다. 불필요한 회로를 없애 충돌이 적다. 차별성 - 초보자도 쉽게 이해할 수 있는
  • 페이지 64페이지
  • 가격 5,000원
  • 등록일 2011.06.22
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
process; end TB; 5. Synthesis <Synplify를 이용한 합성 결과> - 합성을 Synplify 프로그램을 이용하여 수행하였습니다. 합성된 결과를 살펴보면, 앞서 설계하였던 Logic_unit block, Arithmetic_unit block, Mux, block, Shifter block으로 이루어져 있음을 확인 할 수 있
  • 페이지 9페이지
  • 가격 2,300원
  • 등록일 2012.06.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
설계하였다. 앞으로 본 논문에서 설계한 XEMDS가 성공적으로 개발되면, 이동 중 실시간 영상처리를 효과적으로 지원하는 것이 가능하게 되며 원격지에서 필요한 멀티미디어 정보의 효율적인 검색이 가능해질 것이다. 이에 따라 클라이언트-서
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2005.03.21
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
있다. 그림 9-3. 3비트 이진 카운터 상태천이도 이제 카운터 회로를 직접 설계해보자. 예를 들어 클럭펄스가 인가될 때마다 0부터 5까지 차례로 세는 modulo-6 카운터를 설계한다고 가정하자. 카운터를 설계하는 과정은 앞장에서 학습했던 일반적
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2005.09.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
목적 : 제어 논리에 대한 진리표를 보고 그것을 이해하여 카르노맵을 작성하고, 간소화된 회로를 최대한 적은 숫자의 소자로 설계한다. 장비 및 사용 부품 : LED 1개 4비트 DIP 스위치 1개 저항 : 1.0kΩ 4개, 330Ω 1개 7404 Hex Inverting 게이트 7408 AND 게
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 가지고 조금만 생각해 보면 만들 수 있다. □ BCD 4bit 덧셈기/뺄셈기 위의 BCD 4bit 덧셈기와 뺄셈기의 회로를 조합하여 이번 과제의 목적인 BCD 4bit 덧셈기/뺄셈기를 구현할수 있다. 위의 회로가 최종적으로 설계된 회로이다. 간단히 설명
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2006.04.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
설계 각각의 모터에 하나씩, 4개의 독립된 논리회로가 있어야 한다. 윤활유 펌프용 모터에 대한 논리가 한 예로서 설계되어 있다. 첫 단계는 진리표의 데이터를 Karnaugh 맵으로 옮기고 SOP 표현식을 구하는 것이다. 스위치 변수 는 맵 변수이고
  • 페이지 9페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도와 실험은 참이라는 결과를 얻을 수가 있다._ 제목 : 4비트(4Bit) 가감산기(Adder & Subtracter) 실습 날짜 : 10월 4일 목적 : 4비트의 가감산기를 이해하고 회로도를 설계하여 그 기능과 수행과정을 익힌다. 회로도 _고찰 4비트 가감산기의 설
  • 페이지 20페이지
  • 가격 2,300원
  • 등록일 2002.12.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로이므로 오차는 나타나지 않았다. 실험하는 과정에서도 굉장히 복잡한 회로가 구성되겠지만 실험 전에 미리 필요한 IC회로의 개수와 구성을 생각해두어 실험하는데 어려움을 줄일 것이다. 이번 설계에서는 SN7404, SN7408, SN7432 소자가 필요
  • 페이지 7페이지
  • 가격 1,500원
  • 등록일 2017.04.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top