• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 156건

공급 (b) 입력에 고전압 공급 [그림] 표준 TTL NAND 게이트 동작 3. 참고 자료 디지털 논리와 설계, 유황빈 (정익사) 600-607page 디지털 工學實驗, 구성모 외 5인 공저 (복두출판사) 149-152page 1. De Morgan의 정리 2. TTL NAND/NOR게이트의 정의와 동작
  • 페이지 5페이지
  • 가격 900원
  • 등록일 2004.09.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
정리 Ⅶ. 논리회로와 2단논리회로 1. NAND 게이트와 NOR 게이트 2. 범용 게이트로서의 NAND/NOR 게이트 3. TTL NAND 게이트와 NOR 게이트 4. 2단계 논리회로의 NAND/NOR 게이트 구현 Ⅷ. 논리회로와 조합논리회로 1. BINARY LOGIC AND GATES 1) Binary Logic 2) L
  • 페이지 18페이지
  • 가격 9,000원
  • 등록일 2013.07.12
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
정리를 이용하여 (d)회로를 (e)와 같은 등가의 NOR-NOR 회로로 바꿀 수 있다. 즉, 주어진 논리 동작을 하는 회로를 (b)와 (e)처럼 2가지 종류로 만들 수 있다. 참고문헌 부울대수와 카르노 맵 - 정보통신실험 2004. 5. 19 디지털 공학실험 「강의, 실험
  • 페이지 21페이지
  • 가격 3,000원
  • 등록일 2005.12.04
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 결과의 차이는 없었다. 이번 실험은 지금까지 해 온 실험보다는 보다 까다롭고, 제대로 동작하지 않는 경우가 많았다. 문제가 발생했던 이유는 전선이 회로판에 제대로 고정되었나 확인할 길이 없었고 전선이 헐렁하게 끼워진 경우도 많
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2004.10.05
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
De-Morgan 의 정리라 하며, 이 두 식은 NAND 게이트 와 NOR 게이트의 응용 및 논리회로를 간소화시키는데 널리 이용될 수 있다. 2.1 NAND 게이트를 이용한 기본논리회로 [ 실 험 ] 1. 목적 2. 기본이론 - 불승산 - 불가산 - not 기능 3. 실험
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2003.04.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top