|
~1 (I_1 ) ~:~ (8Omega + 3Omega)I_1 - (8Omega)I_2 - (3Omega)I_3 = 15V
loop ~2 (I_2 ) ~:~ -(3Omega)I_1 + (3Omega + 5Omega + 2Omega)I_2 - (5Omega)I_3 = 0
loop ~3 (I_3 ) ~:~ -(8Omega)I_1 - (5Omega)I_2 + (8Omega + 10Omega + 5Omega)I_3 = 0 1. 해석 절차
2. 회로망에 가지전류 해석법을 적용한 예
|
- 페이지 8페이지
- 가격 1,200원
- 등록일 2004.09.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
정리된 시뮬레이션 결과다. 위의 그래프에는 전체 전류 I와 가지전류(I2,I3)가, 아래에는 각 저항에 걸린 전압()이 표시되어 있다.
시뮬레이션 결과가 올바른지 확인하려면 표의 이론값을 가져와서 비교해보면 된다. 다음 표는 이론값과 시뮬레
|
- 페이지 15페이지
- 가격 1,000원
- 등록일 2021.01.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
대학 기초전자실습
※ 저자 : 이희규 / 최승덕 / 최영희 / 서강수
※ 발행처 : 복두출판사
(4) 최신 전자회로
※ 저자 : 신윤기
※ 발행처 : 인터비젼 1. Title
2. Environment
3. Abstract
4. Experiment Result
5. Analysis
6. Conclusion
7. Reference
|
- 페이지 11페이지
- 가격 13,860원
- 등록일 2012.09.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로에서 일 때, 최대 전력 전달의 정의에 대해서 실험을 통해서 알아보았다.
실험을 통해, 테브난의 정리가 어떻게 정의 되고, 와 가 어떻게 구성되는지에 대하여 알아보았다. 이론적 지식을 회로도가 아닌 실제 회로를 구성하여 테브난의 정
|
- 페이지 10페이지
- 가격 2,500원
- 등록일 2011.06.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이론
(1) 마디 해석법
(2) 루프 해석법
(3) 선형성
(4) 가역정리
(5) 중첩의 원리
2. 예비보고서
(1) 중첩의 정리를 설명하라.
(2) 그림 7.1의 회로에서 전압원 가 전류원 로 대체된 경우에 대하여 중첩의 정리를 이용하여 에 흐르는 전류 I를 구
|
- 페이지 7페이지
- 가격 400원
- 등록일 2003.10.19
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|