• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 229건

가산기인 7483 IC과 7486 IC을 함께 사용해서 감산기와 가산기를 구하는 회로 예측 : SUB입력이 0일 때와 1일 때가 달라진다. 0일 때는 가산기, 1일 때는 감산기다. 입력 A4,A3,A2,A1과 B4,B3,B2,B1을 입력하면 가산기일 때는(SUB가 0일 때) 2진수를 더해준다.
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2014.04.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
* 가산기 컴퓨터의 기본 요소로, 논리 대수에 따라서 동작하도록 반도체로 만든 논리 소자를 사용하여 구성한 회로이다. 가산기는 가산회로라고도 불리운다. 가산기는 말 그대로 덧셈을 수행한다. 가산기의 입장에서 보면 덧셈만 하지만 사실
  • 페이지 9페이지
  • 가격 4,200원
  • 등록일 2013.11.17
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로를 가산기 즉 Summing Amp라 부릅니다. 이 가산기 회로에서 이득 즉 Gain은 각각의 입력에 대한 Gain이 중요하지 전체의 이득은 중요하지 않습니다. 즉 입력 V1에 대한 이득이 Av1 이고, V2는 Av2, V3는 Av3이라면 출력전압 Vout은 Vout= -[V1Av1 + V2Av2 +V3Av3
  • 페이지 5페이지
  • 가격 1,200원
  • 등록일 2008.12.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
가산기 A, B en 입력 외에 앞단으로부터 1개의 자리올림수도 동시에 가산을 행할 수 있는 회로를 전가산기회로라 한다. 만약 A=011과 B=101을 더하는 경우를 생각해보자. n-1번째 다리에서 발생한 자리올림수 (Cn-1)1과 A(1), B(0)의 세 수가 합해져 합 Sn
  • 페이지 4페이지
  • 가격 700원
  • 등록일 2010.04.30
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
험 배경 이론 < 가 산 기 > 가산기 전압 이득 : ※ 일 경우 를 얻을 수 있음(부호 반전) < 고역통과필터 - HPF > < 저역통과필터 - LPF > 5. 실험방법 Band-Pass Filter 회로도 < 가산기 > < HPF > <LPF > 6. 설계과정 < 전반적인 BPF
  • 페이지 17페이지
  • 가격 3,500원
  • 등록일 2011.06.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음

취업자료 1건

회로부터 분리·독립법인화해 경쟁력 있는 금융기관으로 성장하고자 사업구조개편을 진행하고 있습니다. 수협은행과 같은 중소형은행이 대형은행과의 경쟁에서 살아남기 위해 취해야 할 전략에 대해 작성해 주시기 바랍니다. (1400 Bytes 이내)
  • 가격 2,500원
  • 등록일 2015.10.15
  • 파일종류 한글(hwp)
  • 직종구분 기타
top