|
변화 제 1장 컴퓨터와 디지털 논리회로
제 2장 데이터 표현
제 3장 논리 게이트와 부울 대수
제 4장 부울대수 간소화 및 구현
제 5장 조합 논리회로
제 6장 순서 논리회로
제 7장 레지스터와 카운터
제 8장 기억장치와 PLD
|
- 페이지 183페이지
- 가격 5,000원
- 등록일 2014.08.31
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식을 간소화
■ 구성형태
▢ 변수가 개수가 n일 경우 2n 개의 사각형들로 구성
▢ 각각의 사각형들은 하나의 최소항을 나타냄 ▣ 부울대수(Boolean Algebra)
▣ 논리게이트(Logic Gate)
▣ 카르노맵(Karnaugh Map)
▇ 2변수, 3변
|
- 페이지 17페이지
- 가격 2,000원
- 등록일 2014.03.27
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트
입력
출력
A
B
Y
0
0
0
0
1
1
1
0
1
1
1
0
(f) Exclusive-OR 게이트
조합논리회로의 설계
우선 원하는 회로의 입력과 출력의 관계를 진리표로 표현을 한다. 그 다음은 구현된 진리표를 가지고 대수식을 세우는 것인데 간력한 경우에는
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2009.06.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전등이 하나 있다. 어느쪽 스위치에서도 전등을 켜고 끌 수 있도록 배선도를 그리시오. (힌트: SPDT (single pole double throw) 스위치를 사용하고, XOR 게이트 기능을 구현하시오.) 부울대수와 논리게이트 문제&정답
-디지털회로 설계의 기초 2장
|
- 페이지 11페이지
- 가격 1,000원
- 등록일 2008.12.22
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리회로 실험(TTL 게이트와 PLD를 이용한), 에드텍
김상진(1990), 디지탈 IC의 활용(게이트에서 마이컴까지), 집문당
문경주(2010), 분산전원 운용을 위한 통신 게이트웨이 개발, 명지대학교
이옥란(2008), 논리 및 부울대수에 관한 연구, 인제대학교
|
- 페이지 7페이지
- 가격 6,500원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|