• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,755건

-Power Point 자료 -충분히 이해하는 지를 파악한다. -평가 문제를 푼다. 대단원 : 디지털 논리 회로 소단원 : 1) 수의 표현 2) 2진-10진수 변환과 2진수의 사칙 연산 3) 기본 논리 소자 4) 논리 대수와 기초 논리 회로
  • 페이지 7페이지
  • 가격 1,300원
  • 등록일 2002.11.10
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
1. 기본 논리 회로의 정의 0과 1로 된 두 개의 값으로만 표현, 연산하고 2진법으로 동작함. 논리 회로란 AND게이트, OR게이트, NOT게이트의 세 가지 기본 논리 게이트를 조합하여 구성한 논리 회로로, 입력, 논리게이트 , 출력으로 구성되며,
  • 페이지 19페이지
  • 가격 1,700원
  • 등록일 2020.11.09
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 연결이었지만 밤샘과 시간을 투자하였을 때 결과가 나와줘서 다행이고, 다음 학년에 하는 회로도 다른 여러 소자를 사용하여 또 회로를 구성하여 보고 싶었다. TOPIC 2. 타이머를 이용한 디지털 논리 응용 심화 2 -simulator 는 multisim 사용 가
  • 페이지 9페이지
  • 가격 6,300원
  • 등록일 2016.03.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
끝낼 수 있었던 실험이었다. IC패키지가 어떤 게이트를 가지고 있고, Slide switch와 LED 회로연결을 이해만 했다면 쉽게 알아낼 수 있었던 결과였다. 1. 실험 목적 2. 자료 조사 3. 실험  1) 조건  2) 방법  3) 실험 결과 4. 결론 및 소감
  • 페이지 7페이지
  • 가격 1,800원
  • 등록일 2013.08.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 설계하여라. 2-level AND-OR(NAND-NAND) logic 회로도 (4) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계하여라. = + + + = = + + + = ( + ) + (+) = () + 다단계 조합 논리 회로도 (5) 4-비트 가산기 회로를 위의 전가산기 회로를
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리 게이트 OR, AND, NOT, NAND, NOR, EX-OR··.) - 디지털 IC의 종류와 특징 (TTL & C-MOS) 3. 사용기기 및 부품 - SMPS, 펑션제너레이터, 74LS90, 74LS47, 7 Segment, 저항(330) 4. 도면 10 5 ▽ 5V 16 8 GND 5. 실험 및 실험결과 가. 회로 제작 과정 모습 나. 회로를 완성한
  • 페이지 18페이지
  • 가격 3,000원
  • 등록일 2011.07.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로의 셋 S와 리셋 R에 5V, 0V를 걸고 출력 Q와 를 각각 측정하라. -플립플로 회로의 셋 S와 리셋 R에 5V, 5V를 걸고 출력 Q와 를 각각 측정하라. 측정결과를 바탕으로 오른쪽 논리표를 완성하라. 리셋 R 셋 S 출력 Q 출력 0V 0V 4.45V 4.45V 0V 5V 4.45V 0.17V 5
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2010.12.17
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리 회로를 NAND 게이트만을 사용하여 실현 하라. ==>> 4장 연습문제 4.2 함수 f(X1,X2,X3)=m(1,4,7)+D(2,5)에 대하여 문제4,1을 반복하여라. 3입력 카르노 맵 으로 나타내면 다음과 같다. 4.6 함수 f(X1,X2,X3,X4,X5)=m(0,1,3,4,6,8,9,11,13,14,16,19,20,21,22,24 ,
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2004.11.23
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로는 마음대로 동작을 하게 된 것이다. 아마도 TTL논리레벨을 제대로 맞춰주지 못해서 에러가 나는 것 같은데 정확한 이유는 모르겠다. 이번 실험에서 힘들었던 점은 분명히 내가 생각하기에는 제대로된 회로를 구성 하였다고 생각을 하고
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리식을 간단화 하였다. ⑤ 논리식 중에 겹치는 항에다가 밑줄을 그어놓았다 ⑥ C'의 항은 X 의 BC' 항과 Z의 B'C‘항을 통해 얻을 수 있도록 하였다. (게이트를 줄이기 위함이다.) ⑦ 게이트는 최대로 공유하였다. ⑧ 논리식을 통해 회로도를 구
  • 페이지 3페이지
  • 가격 2,000원
  • 등록일 2008.10.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top