|
1중 1이 홀수 개이면 결과는 1이 된다.
X
Y
C1
S
C
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
1
<진리표>
<논리회로>
S = XYC1
C = XY + (XY)C1 <논리식>
위의 논리회로에서 보듯이 전가산기는 반가산기 두 개로 이루어져 있다.
|
- 페이지 2페이지
- 가격 800원
- 등록일 2010.03.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로 시간에 배웠던 래치와 플립플롭의 동작을 직접 확인해 볼 수 있었다. 래치의 경우 클록 신호가 허용되어 있는 동안은 연속적으로 입력 변화가 출력에 전달되는데 반해, 플립플롭은 오로지 클록 신호에 따라서만 그 출력이 바뀌는 것
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로 설계에 유용하게 사용될 수 있다. 디코더를 이용하여 전가산기를 구현하라.
- 진리표가 다음과 같은 디코더를 이용하여 전가산기를 구현할 수 있다.
0
0
0
0
0
0
0
1
0
1
0
1
0
0
1
0
1
1
1
0
1
0
0
0
1
1
0
1
1
0
1
1
0
1
0
1
1
1
1
1
B. MUX 회로는 2레벨 AND-
|
- 페이지 4페이지
- 가격 700원
- 등록일 2013.02.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리합으로 둘 중 하나라는 식으로 동작하는데, 두 개의 입력 중 홀수개의 1이 입력이 된 경우 출력이 1, 짝수 개의 1또는 0이 입력된 경우 출력이 0이다.
3. 참고문헌
1) 논리회로, 임황빈, 2011
2) 디지털공학개론, 평생교육원 1.5가지 Standard
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2023.06.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
. 특히 RL에대한 의존성이 높고 회로설계시에는 고려해둘 필요가 있다. Ⅰ.포토 다이오드(photo diode)의 특성
1.광자에 대한 개념
2.포토 다이오드의 구성과 기호
Ⅱ.포토 커플러(photo coupler)의 특성
1.포토 커플러란?
2.특성
3.특징
|
- 페이지 4페이지
- 가격 800원
- 등록일 2003.10.13
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로망(frequency-selective network)과 positive-feedback amp를 사용하는 방법과 주파수 선택 회로망을 사용하지 않는 방법이다.
2.구형파, 삼각파 발생기
구형파, 삼각파, 펄스파 등을 발생시키는 회로들은 비선형 발진기 또는 함수 발생기(Function generator)
|
- 페이지 4페이지
- 가격 800원
- 등록일 2003.10.09
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
말한다. 그러므로 비동기식 카운터에서 갖는 전파 지연 문제를 해결할 수 있으며 순차 회로 설계 기법을 사용하여 체계적으로 설계할 수 있다. 동기카운터란
동기카운터종류
-2비트 2진
-3비트 2진
-BCD 10진
설계절차
카운터 응용
|
- 페이지 21페이지
- 가격 3,000원
- 등록일 2010.02.03
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리회로를 신인철 교수님 강의로 선택하였다. 이해 위주의 훌륭한 강의와 후회가 없는 수업임을 선배들을 통해 익히 들었기 때문이다. 1학기 원어 강의는 나한테 너무 어렵고 이해가 안갔기 때문에, 이번 수업은 어떤것보다 열심히 배우고
|
- 페이지 8페이지
- 가격 1,300원
- 등록일 2012.12.21
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
의 드레인 포화전류는 라고 표시하며, , ,의 사이에서
의 관계가 성립된다. FET의 3정수인 증폭정수 μ, 드레인저항 , 상호컨덕턴스 은 다음과 같이 정의 된다.
Common Source의 경우에 대해서만 실험하며 CS에 대한 회로를 보면
<그림1. 소스공통 FE
|
- 페이지 14페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
표지 양식
년도-학기
2020 년 2학기
과목명
전자회로실험
LAB번호
제목
1
연산 증폭기 및 선형 연산
증폭기 회로
실험 일자
2020년 11 월 25 일
제출자 이름
제출자 학번
Chapter 1. 관련 이론
연산증폭기
연산 증폭기(op-amp, Operational amplifier)는 한 개의
|
- 페이지 18페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|