|
일 때에만 1이 된다.
(a) 회로도
(b) 블럭도
그림 2-1 반감산기
표 2-2 전감산기 진리표
입력
출력
X
Y
Z
D
B
0
0
0
0
0
0
0
1
1
1
0
1
0
1
1
0
1
1
0
1
1
0
0
1
0
1
0
1
0
0
1
1
0
0
0
1
1
1
1
1
전감산기(全減算器 : Full Subtractor)는
바로 윗 단의 위치에서 빌린 Z를 고려하여
|
- 페이지 3페이지
- 가격 1,500원
- 등록일 2006.10.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
C1중 1이 홀수 개이면 결과는 1이 된다.
X
Y
C1
S
C
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
1
<진리표>
<논리회로>
S = XYC1
C = XY + (XY)C1 <논리식>
위의 논리회로에서 보듯이 전가산기는 반가산기 두 개로 이루어져 있다
|
- 페이지 2페이지
- 가격 800원
- 등록일 2010.03.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
과 같다.
반 감산기 진리표 논리식: d=x\'y+xy\'=xy / b=x\'y
(4)전감산기(FS : full subtracter)
전감산기는 입력 변수 3자리의 뺄셈에서 차d와 빌려오는 수b를 구하는 것이다. 즉 윗자리로부터 빌려온 값을 포함하여 세 비트의 뺄셈을 할 수 있는 회로를 의
|
- 페이지 2페이지
- 가격 9,660원
- 등록일 2014.02.01
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
전가산기란 반가산기와 1개의 OR 게이트로 구성되어 있는데, 쉽게 말해 반가산기에서 출력된 자리올림수를 포함하여 3개의 출력 값을 더한 것이라고 말할 수 있다. 다음은 전가산기의 진리표다.
(3) 예비 보고서
1. 이론 부분을 이해하고 AND, OR
|
- 페이지 8페이지
- 가격 13,860원
- 등록일 2012.11.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전가산기( Full adder )
○ 전감산기 ( Full subtractor )
● 예비보고서
1. 1. Decoder와 Demultiplexer 회로를 비교, 설명하라.
2. Enable 단자가 있는 2×4 decoder를 1×4 demultiplexer 로 변환하라
● 가상실험
1. <그림 5-2>와 같이 회로를 연결하고 진리표를 작
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2007.08.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|